电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531HA730M000DGR

产品描述CMOS/TTL Output Clock Oscillator, 730MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531HA730M000DGR概述

CMOS/TTL Output Clock Oscillator, 730MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531HA730M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
Is SamacsysN
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率730 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
STM32F103VCT6的I2C出问题了(好像跟映射有关系),难以解决
调了好几天了,快崩溃了,下面我把情况说一下: STM32F103VCT6的PB8\PB9用作I2C1,连接PCF8563,硬件连接是没有问题的,8563的读写函数也没有问题,因为是原来用在RBT6上的软件,区别是 ......
xinbt stm32/stm8
线性稳压电源——我的暑期实习
58525852大二,暑期实习, 我们的目标是完成线性稳压电源,串联开关稳压电源,功率放大器中的一个。我选择的是线性稳压电源,选择的是用w7800三端稳压器,实验要求是输入电压Ui=18V(交流),输 ......
nspnsp 模拟电子
求助:DC-DC转换中输入滤波电感如何选择??
如题,附件中为一个DC-DC转换,开关频率为525KHZ,问题是因为在使用的环境糟糕,需要输入端加入三个电感滤波:防止外部对内部电路干扰,防止内部对外部环境干扰。一直对滤波电路都不熟,所以得 ......
fengboning 电源技术
官方公布··AD9854可用AD9851代替
本帖最后由 paulhyde 于 2014-9-15 03:36 编辑 126533 ...
xz19921230 电子竞赛
关于3层PCB布线问题!!
我最近在看PCB多层板的布线,网上很少说到3层板的问题,所以问问各位大神,关于3层板的分布,中间内层放什么比较合适?...
t_y_hml PCB设计
各位帮帮忙噢,,帮顶也给分的哦
本人想学习arm从而进入嵌入系统的领域,会点单片机,和c语言,c++正在学习当中 大家能不能推荐一下快速入门的书啊?还有没有二手的板子,可以的话,我想买,, 我没钱,新的买不起来。。 谢 ......
rcp2003 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2721  590  2487  2075  2269  56  46  38  53  39 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved