电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530WC1010M00DG

产品描述CMOS/TTL Output Clock Oscillator, 1010MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530WC1010M00DG概述

CMOS/TTL Output Clock Oscillator, 1010MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530WC1010M00DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
Is SamacsysN
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1010 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压1.89 V
最小供电电压1.71 V
标称供电电压1.8 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
请教各位 做开关电源先看什么书好
请教各位 做开关电源先看什么书好 模拟基础不好eeworldpostqq...
不是归人是过客 电源技术
开源一个CY7C68013A的8通道逻辑分析仪
本帖最后由 通宵敲代码 于 2021-7-8 14:17 编辑 关于该逻辑分析仪采样速率达不到24MHz提示降速的一点避坑指南(见27楼) 478031 478032 478030 478029 烧录固件 478 ......
通宵敲代码 DIY/开源硬件专区
新年是给自己一个放纵的机会!
在出租车上看到的小文,说是新年了,很多饭馆不营业了、在外打工的人也回家了、再多的事情,也年后再说了。有的时候,为了未来,为了谋生,工作成了我们生命中必不可少的东西,也许回家晚了,情 ......
soso 聊聊、笑笑、闹闹
请教一个弱智的问题
就是比如我的单片机要外扩一个最简单的8253 我在看别人的程序的时候 给出电路图别人就说这个8253的3个定时记数器的地址分别为:8000,8001,8002 我想知道这样的地址是如何计算出来的 谢谢了...
蹦2008 微控制器 MCU
求助
谁有那个200多页的MC9808FL16RM的手册给一个,谢谢!...
30256688 NXP MCU
谈一谈,你如何工作(或者说如何高效解决卡壳的问题)
在工作中,最有挑战性,也是真正耗费我们精力和时间的问题,就是那些卡壳的问题。它们就像一条水路上,偶尔跌荡起来的几个点——尽管从总体时间上来看,并不多,可能只占很小一部分比例,但是, ......
辛昕 工作这点儿事

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2024  2356  15  518  1166  12  8  54  37  55 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved