电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530UA338M000DG

产品描述CMOS/TTL Output Clock Oscillator, 338MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530UA338M000DG概述

CMOS/TTL Output Clock Oscillator, 338MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530UA338M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
Is SamacsysN
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率338 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
GB21437.2 脉冲1标准疑问
467987467988 467990 产品是工作在24V系统用于商用车,查看瞬态传导脉冲1的标准表A.5,需要运行状态达到A; 另看到表A.3不适用脉冲1; 疑问: 按照GB21437标准等级3进行瞬态传导,需要达 ......
youn@g 汽车电子
2015年6月版主芯币奖励公告
根据 EEWORLD版主规则及版主操作手册https://bbs.eeworld.com.cn/thread-370268-1-1.html2015年6月获得奖励版主名单如下: 204723 连续半年月版主管理积分不足60或未参与论坛管理的版主将 ......
eric_wang 为我们提建议&公告
考后端集成电路工程师时用的讲义
在其他地方看到的,大家可以参考一下,不过好像内容有些…… 第一章绪论 第二章组合逻辑电路测试 第三章时序电路测试 第四章故障仿真 的五章可测试性设计...
呱呱 单片机
这个图应该怎么确定静态工作点
我做论文 是很菜的菜鸟 需要知道具体步骤 高手请指点 46290...
linda_xia 模拟电子
万利的EF-STM32F可以使用Jlink7吗?需要改线吗?
万利的EF-STM32F可以使用Jlink7吗?需要改线吗?...
yanfang2003 stm32/stm8
来看看那些人气爆高的硬件产品,都是怎么死的?
刹那间,似乎这个世界到处都是创业者,满地的智能硬件,花不出去钱的风投,但是,是时候为硬件创业泼点冷水了,要知道:硬件狗的任何一个失误都是需要老板几十上百万的钞票垫底的,哪里是软件狗 ......
azhiking 聊聊、笑笑、闹闹

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1672  1607  1224  2455  1907  16  17  27  8  3 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved