电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531RC565M000DGR

产品描述LVPECL Output Clock Oscillator, 565MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531RC565M000DGR概述

LVPECL Output Clock Oscillator, 565MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531RC565M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
Is SamacsysN
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率565 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
关于余数的问题
老师,假如被除数放在R1R0中,我用被除数除以一万得到被除数的万位,那么我在用得到的余数除以一千得到千位,依次类推我可以得到被除数的百,十,个位,这样就可以把放在R1R0中的数在数码管上显 ......
15075018luerdu 单片机
东芝TLP3547 & HF32FA
这个测试是短波滤波器的测试,成品测试,已装机测试整体指标都正常,东芝的光继电器,犹豫指标差些,没有上功率测试,待验证整体排版布局。下面是3组数据供大家参考一下吧 ....... 1,为阻抗对 ......
btty038 东芝光电继电器TLP3547评测
进口电容的标识
<1>单位:基本单位为P,辅助单位有G,M,N。换算关系为:<1G=1000UF><1M=1UF=1000PF> <2>标注法:通常不是小数点,而是用单位整数,将小数部分隔开。例如:6G8=6.8G=6800U ......
fighting 分立器件
PWM可不可以出1-10HZ的方波
请教各位大神:怎么出1-10Hz的方波啊???...
nlls1990 微控制器 MCU
2014 ARM年度技术论坛很精彩
2014 ARM 年度技术论坛11月10日,12日和14日分别在上海,北京,深圳三个城市举办。 ARM 和众多的合作伙伴提出了物联网,可穿戴设备,嵌入式应用,社区化生态系统等产品方案。 飞凌嵌入式是A ......
jameswangsynnex ARM技术
[求助]关于LED七段码动态显示的原理
大家好,我在学习LED七段码动态显示的时候电路图有些看不懂,希望得到大家的帮助 就是下面这张电路图,右边的静态显示电路还能看的懂,电路从5V电源六出来后那个管子要亮只要对应端口为底 ......
huangluling 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2501  586  1457  609  1929  33  45  2  25  37 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved