电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530NB1373M00DGR

产品描述LVDS Output Clock Oscillator, 1373MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530NB1373M00DGR概述

LVDS Output Clock Oscillator, 1373MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530NB1373M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
Is SamacsysN
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1373 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
wince怎么学 ? 要学哪些东西啊? 还有是不是可以用 .Net 的 C# 做
本人很羡慕做wince开发的,自己没接触过wince,所以问题比较多:请有经验或是知道的能告诉小弟啊,谢谢啦 本人是做c#的web开发的,现在想学wince ? 要学哪些东西啊? 还有是不是可以用 .Net 的 ......
goo128 嵌入式系统
买300送100 时代互联迎新春送礼加优惠
买300送100 时代互联迎新春送礼加优惠 新年伊始,金鼠送福,又迎来一个满怀希望和梦想的春天。 继携手快钱开展赠送新春贺礼的活动后,时代互联又推出了“满300送100”的优惠活动。此 ......
cqqq 无线连接
PDA用无线CF卡
最近完成了一个小项目, 主要解决PDA与下面单片机无线通信的问题, 最先考虑直接使用PDA上内置的蓝牙或WIFI, 但这样的无线通信的方案在单片机端实现起来又比较麻烦, 软件工作量大大增加, 同时 ......
SONGQY 嵌入式系统
ATX开关电源待机电路
ATX开关电源,没有5V待机电压,待机电压控制芯片SDC606P 1脚启动电压2V至7V变化,大概5次后电压就没了,2脚VCC电压现象与1脚一样,没有工作电压...
AiWan 测试/测量
DA14580官方推荐PCB天线
dialog官方推荐的蓝牙天线,亲测效果很不错 ...
桔梗望 PCB设计
windows ce下如何对u盘进行读写编程
我需要检测一下自己移植完了的USB驱动是否完全工作正常,因此我想在windows ce下编写一个小应用程序,实现对插入板子usb port的u盘的读写。 没有经验,请高手执教,指点一下。...
328722368 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2524  2027  1249  665  1171  44  18  2  36  14 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved