电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530KC589M000DGR

产品描述CMOS/TTL Output Clock Oscillator, 589MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530KC589M000DGR概述

CMOS/TTL Output Clock Oscillator, 589MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530KC589M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
Is SamacsysN
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率589 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压1.89 V
最小供电电压1.71 V
标称供电电压1.8 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
1206和0805贴片电阻封装时除了尺寸和功率不同外还有什么不同?
1206和0805贴片电阻封装时除了尺寸和功率不同外还有什么不同? ...
electricor PCB设计
stm32 c++封装库
初学c++,心血来潮就在各大搜索引擎上搜索关于stm32方面c++资料,发现视乎没什么人用c++ 操作stm32 以下是google上找到的国外一牛人写的,基于stm32官方固件库封装的stm32 c++库, 下载地址 ......
xujibicool stm32/stm8
基于STM32F103ZET6平台接LCD放图像是否流畅?
如果用FSMC来接LCD(320*240TFT),全速72M或90M,能否放动画?或者每秒在不影响系统其他外设的情况下能放多少帧?...
saint stm32/stm8
虚拟打印机驱动的开发
最近碰到了一个问题,想编写一个虚拟打印机驱动,但是不知道从哪下手,不知哪位大哥有相关的资料或者是代码给小弟参考参考?谢谢!请发到hjy82919@163.com...
trueve 嵌入式系统
简单的上拉下拉电路,导致控制芯片发热!
问题是这样的,为了对STM32F103系列单片机的某几位引脚输入电平状态进行手动设置(声明:因为要完成某项功能,是通过外围电路随机设置的,所以不能通过修改程序来设置好),电路如图所示。单片 ......
燕园技术宅 模拟电子
说干簧管
一般认为,干簧管周围的磁场强度达到或超过一定数值,其触点即吸合(闭合或开启),但实际情况并非完全如此,它吸合与否不仅与场强有关,还与两极所处的磁力线方向有关。 197423 例如 ......
qwqwqw2088 电源技术

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2116  2896  235  1525  1259  38  24  13  43  47 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved