电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530WC1116M00DGR

产品描述CMOS/TTL Output Clock Oscillator, 1116MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530WC1116M00DGR概述

CMOS/TTL Output Clock Oscillator, 1116MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530WC1116M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
Is SamacsysN
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1116 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压1.89 V
最小供电电压1.71 V
标称供电电压1.8 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531

推荐资源

DM368 模拟视频输出
大家好:自己做的编码板,DM368输出的模拟视频信号峰峰值只有700mv左右,请问这是什么原因?DM368标准输出能达到多少?出现这个问题是硬件的原因还是软件的原因呢?谢谢 ...
dongsy2012 DSP 与 ARM 处理器
怎么样在一个月内学好电路,看懂图纸,并能设计电路?
大家说说!怎么样在一个月内学好电路,看懂图纸,并能设计电路?...
yuhaozi2 模拟电子
LM3S2110小板烧不尽程序哦~~
求助啊~~ 我用的软件是IAR~~ 少些的程序是安装IAR下的can_device_qs~~ 现在的问题出来了~~没有下载程序时~~我连上CAN线的时候~~小板POWER灯是亮的~~但是我连上JTAG线的时候~~POWER就咩了啊~~ ......
济民不可信 微控制器 MCU
IIC通信为什么第一次成功,关掉重新上电又不成功,一直是F5
我的程序是先把0到ff逐个存入EEPROM,然后再逐个读出,并用串行通信逐个传入电脑中,并用串口助手观察。 可是第一次成功,然后我把板子的开关关掉又重新上电,结果却又一直是F5. 所以希望谁能 ......
why_92 单片机
利用Labview开发网络化仪器的研究
利用Labview开发网络化仪器的研究...
安_然 测试/测量
谁在windows XP Embeded下有过 开发经历 有什么建议 能否用ace
谁在windows XP Embeded下有过 开发经历 有什么建议 能否用ace...
guoqingling988 嵌入式系统

热门文章更多

技术资料推荐更多

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2058  1803  943  1377  367  42  37  19  28  8 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved