电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531NA1099M00DGR

产品描述LVDS Output Clock Oscillator, 1099MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531NA1099M00DGR概述

LVDS Output Clock Oscillator, 1099MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531NA1099M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
Is SamacsysN
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率1099 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
直播入口已开放:TE 的智能建筑解决方案——传感和连接,智能楼宇设计的关键
649329 直播时间:10 月 20 日(周四)上午 10:00-11:30 直播主题:TE Connectivity的智能建筑解决方案——传感和连接,智能楼宇设计的关键 >>观看直播 直播 ......
EEWORLD社区 传感器
请教关于声卡驱动
项目需要当短信来的时候PDA设备有声音提示 硬件上蜂鸣器是连接在AC97芯片WM9712上的耳机接口上, ACLINK驱动已经做了,但是这个声卡芯片只是做了触摸屏和电压采样用, 并没有用来发声, ......
jimfoss 嵌入式系统
石英晶体滤波器匹配
目前在跟一个短波校时接收机(同时可接收两路信号,频率分别为15M/10M)的项目,在设计的PCB板子上需要15M/10M滤波器各两个,,然后将我们定做回来的滤波器焊到板子上进行测试,发现10M这一路信 ......
xxhhzz 无线连接
紧急事件灯方案
紧急事件灯...
kaixinlaohe DIY/开源硬件专区
WriteFile写文件很慢
在CE5.0下打开U盘进行写操作,第一次调用WriteFile总是特别慢,过很久才写成功,第二次和以后就很快。而ReadFile总是很快;请教高手碰到过这种问题吗?...
kaitone 嵌入式系统
看了下STM32F205207的说明,没有LCD控制器
看了下STM32F205 207的说明,没有LCD控制器,不是说有的吗? 未命名.JPG (20.66 KB) 下载次数:0 2011-3-14 00:31 ...
cyclxoath stm32/stm8

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2000  2010  1222  1692  988  20  29  30  18  46 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved