电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531VB29M0000DG

产品描述CMOS Output Clock Oscillator, 29MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531VB29M0000DG概述

CMOS Output Clock Oscillator, 29MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531VB29M0000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
Is SamacsysN
其他特性TRAY
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率29 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS
物理尺寸7.0mm x 5.0mm x 1.85mm
最大供电电压1.89 V
最小供电电压1.71 V
标称供电电压1.8 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
UART到Wi-Fi桥接为现有硬件添加连通性
一款针对24VAC供电的UART至Wi-Fi桥接的参考设计,它的目标应用是楼宇自动化和HVAC系统。这款设计特有一个低功耗SimpleLink™ Wi-Fi CC3200无线MCU来实现互联网连通性。这个设计还包 ......
Aguilera 微控制器 MCU
有奖活动|逛工业自动化展TE Connectivity网上展厅,答题赢好礼
逛工业自动化展TE Connectivity网上展厅,答题赢好礼活动开始啦~~ >>进入活动 活动时间即日起——2018年10月08日 活动流程step1. 阅读并观看 中国国际工博会工业自动化展 线上展会;step ......
EEWORLD社区 工业自动化与控制
写了一个AD程序,仿真的时候怎么只运行了一次?
怎么后边没数据了? ...
HAORUIMIN FPGA/CPLD
EEWORLD大学堂----TI-RSLK 模块 2 - 电压、电流和功率
TI-RSLK 模块 2 - 电压、电流和功率:https://training.eeworld.com.cn/course/4661...
hi5 聊聊、笑笑、闹闹
寒假AVR单片机时钟熔丝位锁死解锁方法分享
这个寒假玩了一个月AVR,在家里只有两块AVR最小系统板和一些模块,太粗心了,连续两次配置熔丝位将单片机锁死。下面是当时的学习笔记和解决方法 2013.1.23 今天不小心把M16的熔丝位的时 ......
chenliangliang Microchip MCU
新手学习QNX从何入手?大虾们
新手学习QNX从何入手?大虾们...
xuliqun 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1948  2545  2700  545  665  36  59  35  20  58 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved