电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531JA144M000DGR

产品描述CMOS Output Clock Oscillator, 144MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531JA144M000DGR概述

CMOS Output Clock Oscillator, 144MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531JA144M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
Is SamacsysN
其他特性TAPE AND REEL
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率144 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS
物理尺寸7.0mm x 5.0mm x 1.85mm
最大供电电压1.89 V
最小供电电压1.71 V
标称供电电压1.8 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
关于SLE4428驱动程序的问题(C51)
最近公司要我改个程序 ,就是把SLE4442的程序改成SLE4428,由于自己初入职场的缘故,改了半个月啦,还是没改出来,关键的部分就是寻址方式的不同,前者是8位寻址,而后者是16位的。希望能得 ......
dongyun197 嵌入式系统
一种LED交通信号灯的光学设计方法---一篇论文
首先说明这篇《一种LED交通信号灯的光学设计方法》---一篇论文,主要从LED交通信号灯的光学设计思路方面,光通量的估算和透镜的设计方面进行介绍,需要者下载 1.传统的交通信号灯 传统的道路 ......
qwqwqw2088 电源技术
如何判别电容是否击穿
一块电路板上有电容被击穿,,要怎么找到这个击穿的电容呢???求教!!...
xxhhzz PCB设计
请问大神们这种高电流线线宽不够的时候在板子上加凹槽该怎么加呀
求组业界的朋友们 请问像如图这种高压,大电流(10A或10A以上的)的板子线宽放不下的时候,怎么样给板子加凹槽 才能达到安全爬线距离(至少3mm以上):Sad: 谢谢大家了!!!!! ...
爱喝酸奶大魔王 PCB设计
【立马报名,2019/2/25广州见!】世平集团 WPI / 杰和科技GDSM视觉零售峰会
世平集团WPI与杰和科技将于2019年2月25日在广州希尔顿欢朋酒店联合举办“世平集团 WPI / 杰和科技GDSM视觉零售峰会”。 在视觉零售的浪潮下,数字标牌应用为新零售带来了全新的发展机遇。杰和 ......
eric_wang 综合技术交流
电子工程师天天加班,没时间看片?
是这样的吗?是这样的吗?是这样的吗? 坛友们都不看网上的热播剧什么的,AMAZING:pleased: 这个是网友的菜吗,期待期待期待你的回答 ...
nmg 聊聊、笑笑、闹闹

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2299  430  1767  2556  1236  46  2  45  52  5 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved