电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530QB1416M00DGR

产品描述CMOS/TTL Output Clock Oscillator, 1416MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530QB1416M00DGR概述

CMOS/TTL Output Clock Oscillator, 1416MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530QB1416M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
Is SamacsysN
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1416 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
求助
_delay_cycles(100); 这个函数是如何实现的?延时100是具体是什么意思?看到网上说默认为mclk,8M时钟。 求解答:) ...
putiandiao TI技术论坛
【AD21】PCB的3D封装如何修改壳体显示
如题,我在做3D模型的时候,请问如何修改壳体上的文字,譬如红圈里面的“SOT-23-3” 我在右边Identifier里面修改了发现并没有同步到左边,请问应该如何修改? PS:目前我画3D模 ......
我本将心向明月 PCB设计
业内首批90纳米车用微控制器芯片
汽车工业内的两大领先半导体供应商飞思卡尔和意法半导体推出首批四款车用Power Architecture?微控制器(MCU)产品,这是两家公司两年前启动的合作设计项目的初期成果。 位于德州奥斯汀和米 ......
1ying 汽车电子
提问的智慧(完整版+PDF格式)
提问的智慧(完整版+PDF格式)下载。...
ermingpi 嵌入式系统
WIO LINK 评测—by ddllxxrr
@ddllxxrr WIO LINK 评测一:晒照片并点灯 WIO LINK 评测二:WIO LINK特点及硬件分析 WIO LINK 评测三:Hello eeworld... WIO LINK 评测四:联网机制及PWM 此内容由EEWORLD论坛网 ......
okhxyyo 无线连接
十万火急急急!!111单片机应用系统设计
设计一个以MCS-51系列单片机为核心的信号发生器►显示波形频率 ►显示波形类别(正弦波01,方波02)►设置波形频率功能 ►设置波形类别功能 ......
人不范二枉少年 51单片机

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 97  2726  810  988  2546  11  47  34  9  41 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved