电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531WA137M000DG

产品描述CMOS/TTL Output Clock Oscillator, 137MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531WA137M000DG概述

CMOS/TTL Output Clock Oscillator, 137MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531WA137M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
Is SamacsysN
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率137 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压1.89 V
最小供电电压1.71 V
标称供电电压1.8 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
做串口通讯时出现的问题,求大虾指导
编译时出现如下代码,刚出来实习,懂的不多! 你们看看有没有可能是软件版本不一致的问题,用的是IAR6.10,问几位大哥了,都不太清楚,因为项目之前直接编译通过了,现在就提个串口出来,编译出 ......
xinjitmzy ARM技术
关于FlashLoaderDemo
这个程序能在开发板上使用,但是我我自己做的板子上不能使用。开发板是103VBT6,自己做的板子是103VET6,这个程序能检查到103VET6的存在,但是闪存大小显示为0...
hegip stm32/stm8
wince的内存管理
wince支持的最大物理内存是512MB,也就是如果我做一个硬件系统的话,使用SDRAM则最大是512MB,再大就不能用了(一般情况,不考虑通过特殊方法实现),但是wince 又说,低2GB的用户空间被分成64 ......
ssssssss 嵌入式系统
我项目中都用的是UCOS,需求又改了,不要操作系统,怎么把UCOS改成裸机跑
我项目中都用的是UCOS,需求又改了,不要操作系统,怎么把UCOS改成裸机跑,单片机NXP1788...
阳光守望者 NXP MCU
Altera的FFT10.0
本帖最后由 paulhyde 于 2014-9-15 03:41 编辑 请问哪位使用过QuartusII 10.0中的FFT的IP核的,生成后怎么用Modelsim进行该模块呢? ...
zyheyu 电子竞赛
618大促,Keysight1688网店,发朋友圈享好礼!
618大促,Keysight1688网店,发朋友圈享好礼!活动上线啦~~~ 微信扫描图片底部二维码生成海报分享朋友圈即可参与活动! 期间使用优惠码:“EEWORLD618”在是德 ......
EEWORLD社区 测试/测量

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2692  76  1438  2349  1441  51  35  32  11  53 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved