电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530GB14M0000DG

产品描述CMOS Output Clock Oscillator, 14MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530GB14M0000DG概述

CMOS Output Clock Oscillator, 14MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530GB14M0000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
Is SamacsysN
其他特性TRAY
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率14 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS
物理尺寸7.0mm x 5.0mm x 1.85mm
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
阿牛哥参加德州仪器研讨会见闻
8月9日早上阿牛哥应邀去北京新世纪日航饭店参加TI 技术研讨会。 TI 今年下半年有哪些新产品推出?看看有哪些代理商和第三方合作伙伴来参加研讨会?有哪些最终客户来参加?最主要看看智能视频监 ......
jameswangsynnex DSP 与 ARM 处理器
风机塔筒灾难预警系统
风机塔筒灾难预警系统 作者:wushuisheng 一、项目背景 风力发电作为新能源开发的一个重要领域,受到越来越多的重视,其核心技术风力发电机的研制以及风力发电机振动故障监测 ......
wushuisheng ST MEMS传感器创意设计大赛专区
micropython为ESP32-C3添加USB和JTAG支持
本帖最后由 dcexpert 于 2021-9-1 11:18 编辑 为 ESP32-C3添加USB/JTAG支持。使用USB作为编程和终端接口,不使用UART。 Add a new board type for ESP32-C3 revision 3 and up that ......
dcexpert MicroPython开源版块
求助
比如一个信号我要控制75欧姆的特征阻抗,怎么处理呢? ...
hb_0716@sina PCB设计
一座5g基站造价多少?
一提到基站,大家的脑海里肯定会先想到巨大的钢铁直男型的铁塔。 不说别的,就说这占地费和钢架结构的材料费就得不少钱。一个普通的三角结构三管铁搭,造价约9万元,重量有8.5吨左右,再加上 ......
兰博 能源基础设施
做电源的同学们,都准备什么元器件了?
本帖最后由 paulhyde 于 2014-9-15 09:04 编辑 出来交流交流????? ...
haoxiufeng88 电子竞赛

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2351  2893  284  2329  1448  11  29  16  19  47 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved