电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531QB686M000DGR

产品描述CMOS/TTL Output Clock Oscillator, 686MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531QB686M000DGR概述

CMOS/TTL Output Clock Oscillator, 686MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531QB686M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率686 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
LM3S8962做串口服务器
LM3S8962与SC28L198能做串口服务器吗?能做该如何接线呀,请大家帮忙分析一下,因为LM3S8962没有专门的数据总线和地址总线...
jian_fang_yin ARM技术
主函数中发送变量到窗体,更新显示??
小弟刚学ucgui不就有个问题请教大家问题如下:比如我想在主函数中在需要的时候通过sendmessage的方式把一个变量的值发送到一个w1窗体中应该怎么实现,如果定时的让w1重绘肯定是可 以实现的, ......
wenyunhao 实时操作系统RTOS
数据宽度改变时的地址偏移
比如32宽数据口的cpu想问的是:我用16、32位方式访问设备,A0怎么办?用armcpu时,例如接16位外设时,a0不用,直接把a1接到芯片的“a0”上了。哪位大侠能给详细讲讲?...
dianzijie5 ARM技术
VHDL语言简介及相关的语法
VHDL语言简介及相关的语法适合初学者,对VHDL语法介绍全面,还有相关的例子哦...
gz475514589 FPGA/CPLD
请教一下ADC分频因子的选择原则是什么
就是ADPS2 ADPS1 ADPS0这几位。...
turbogears Microchip MCU
《时间片轮询tpOS v2.00》全网首发(绝对震撼)2016-02-03更新
本帖最后由 zhaojun_xf 于 2016-2-3 15:32 编辑 概述 之前在论坛发表了自己的一些关于应用程序架构的话题,并以此为中心编写了本人的第二本书《ARM嵌入式应用程序架构设计实 ......
zhaojun_xf stm32/stm8

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1107  1764  2511  370  697  50  11  57  32  46 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved