电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531QB673M000DG

产品描述CMOS/TTL Output Clock Oscillator, 673MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531QB673M000DG概述

CMOS/TTL Output Clock Oscillator, 673MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531QB673M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率673 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
专利风投公司,这个你听说过么?
呵呵 ,不好意思,周六的嵌入式研讨会收获实在太多了,还未等最终的资料全部出来,就在这里迫不及待与大家分享, 有不对的地方,还请多多指教: 会上有个老师提出了一个专利风投的概念, ......
soso 嵌入式系统
WINCE上网问题
请问在WINCE下如何上网啊,帮助上说需要插入网卡 我的网卡是CS8900,怎么才能找到网卡设备?编译内核的时候已经加进去了 据说在网络文件夹里有,可是我的是空的 是否还需要往内核里加别的什么组 ......
rqq2007 嵌入式系统
BlueNRG-1&2开发环境的搭建(三)电流评估工具【ST工程师文章】
相关阅读: BlueNRG-1&2开发环境的搭建(一) 概述【ST工程师文章】BlueNRG-1&2开发环境的搭建(二)DK包【ST工程师文章】 BlueNRG-1&2 极低功耗分析 BlueNRG-1&2有着无与伦比的超低功耗特 ......
nmg 意法半导体-低功耗射频
EEWORLD大学堂----电子电路基础知识讲座 2.1 电路搭建与瞬时现象仿真
电子电路基础知识讲座 2.1 电路搭建与瞬时现象仿真:https://training.eeworld.com.cn/course/3825...
hi5 电源技术
关于DVI_D接口
关于DVI_D接口 我现在有8路DVI信号(DVI_CK+,DVI_CK+,DVI_D0+,DVI_D0-,DVI_D1+,DVI_D1-,DVI_D2+,DVI_D2-) 但是DVI接口却有24路信号,这8路信号能否在显示器上产生图形,若需要产生信号,还需要 ......
frankay FPGA/CPLD
个人穿衣指数提示
1.放置到个人窗户外,早上闹铃响起就连接手机发送此时监测到的天气温度,湿度等信息到手机,从而帮助主人决定穿衣类型及厚度。 还有利用SensorTag的可用一切功能做个超级个人助理吧。还有什么 ......
a252284222 无线连接

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2176  1256  948  734  458  48  46  10  26  16 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved