电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531QB668M000DG

产品描述CMOS/TTL Output Clock Oscillator, 668MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531QB668M000DG概述

CMOS/TTL Output Clock Oscillator, 668MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531QB668M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率668 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
帖子中连续发几个相同的表情符号只能显示第一个
发现在帖子中连续发几个表情符号时,只有第一个可以正常显示出来。 :congratulate::congratulate: {:1_103:}{:1_103:}{:1_103:} 不同的就没有问题 :):loveliness::victory: ...
dcexpert 为我们提建议&公告
急求,谢谢各位大神,小弟感激不尽,如何将数字信号通过I2C接口传入CPLD中?
急求,谢谢各位大神,小弟感激不尽 如何将数字信号通过I2C接口传入CPLD中?需要VHDL语言的,不是verilog...
zz2012 FPGA/CPLD
EEWORLD大学堂----如何开始使用CC1310 Packet RX / TX示例
如何开始使用CC1310 Packet RX / TX示例:https://training.eeworld.com.cn/course/4962...
wanglan123 聊聊、笑笑、闹闹
430外设的功耗
430的数据手册上好像没有给出各个外设模块的功耗情况。比如USART、TIMER等。有DX知道在1MHz,3V供电电压时候,USART、ADC、TIMERA等外设的具体功耗吗? ...
armcu 微控制器 MCU
版主,能否提供一个使用芯片内部HSI设置的示例?
版主,能否提供一个使用芯片内部HSI设置的示例?...
jingdongbo stm32/stm8
LaunchPad Grace配置问题
173143 如图launch pad g2553,如何配置外部晶振时钟,看手册4m晶振属于高频时钟,应该配置XT2振荡器吧,grace里怎么没有XT2振荡器? ...
lidonglei1 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2860  1967  2791  1375  2726  41  7  9  34  20 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved