电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

550PH027M000DGR

产品描述CMOS Output Clock Oscillator, 27MHz Nom, ROHS COMPLIANT PACKAGE-6
产品类别振荡器   
文件大小231KB,共14页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

550PH027M000DGR概述

CMOS Output Clock Oscillator, 27MHz Nom, ROHS COMPLIANT PACKAGE-6

550PH027M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性COMPLEMENTARY OUTPUT; TRI-STATE; ENABLE/DISABLE FUNCTION; TAPE AND REEL
最大控制电压3.3 V
最小控制电压
频率调整-机械NO
频率偏移/牵引率185 ppm
频率稳定性20%
JESD-609代码e4
线性度10%
制造商序列号SI550
安装特点SURFACE MOUNT
标称工作频率27 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS
输出负载15 pF
物理尺寸7.0mm x 5.0mm x 1.85mm
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
Si550
R
EVISION
D
V
O L TA G E
- C
O N T R O L L E D
C
R Y S TA L
O
S C I L L A T O R
(VCXO)
10 MH
Z T O
1.4 G H
Z
Features
Available with any-rate output
frequencies from 10 to 945 MHz
and selected frequencies to
1.4 GHz
3rd generation DSPLL
®
with
superior jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Lead-free/RoHS-compliant
Si5602
Ordering Information:
See page 8.
Applications
SONET/SDH
xDSL
10 GbE LAN/WAN
Low-jitter clock generation
Optical modules
Clock and data recovery
Pin Assignments:
See page 7.
(Top View)
V
C
1
2
3
6
5
4
V
DD
Description
The Si550 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to
provide a low-jitter clock at high frequencies. The Si550 is available with
any-rate output frequency from 10 to 945 MHz and selected frequencies to
1400 MHz. Unlike traditional VCXOs, where a different crystal is required for
each output frequency, the Si550 uses one fixed crystal to provide a wide
range of output frequencies. This IC-based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In
addition, DSPLL clock synthesis provides superior supply noise rejection,
simplifying the task of generating low-jitter clocks in noisy environments
typically found in communication systems. The Si550 IC-based VCXO is
factory-configurable for a wide variety of user specifications, including
frequency, supply voltage, output format, tuning slope, and temperature
stability. Specific configurations are factory programmed at time of shipment,
thereby eliminating the long lead times associated with custom oscillators.
OE
GND
CLK–
CLK+
Functional Block Diagram
V
DD
CLK–
CLK+
Fixed
Frequency
XO
Any-rate
10-1400 MHz
DSPLL
®
Clock Synthesis
ADC
Vc
OE
GND
Rev. 0.6 6/07
Copyright © 2007 by Silicon Laboratories
Si550
[方案]某监狱闭路电视监控系统设计方案--2
四、总体设计 4.1 需求分析 闭路电视监控系统应该说是跨学科跨行业的系统工程,以功能要求的不同可分为以下几个方面: 1)前端摄像系统 2)视频传输系统 3)视频控制系统 4)视频显示和记 ......
hspring86 工业自动化与控制
各位高手帮我看看程序,谢谢
EVC下写的一个正弦曲线程序,现在程序能运行,就是每条曲线显示后会留下一些点,所以,程序运行一会,屏幕上点越来越多,很煞风景! 能否添加代码使画一条新的曲线前清空屏幕上所有的点,这个 ......
mary00532 嵌入式系统
HEF4051BT
有谁用飞利浦的HEF4051BT的片子,我想找一款类似的片子,最好是直插系列的。谢谢 附件是HEF4051BT的资料 ...
小曹111 模拟电子
带块表就能飞,挑战15KM,加油!
322498 ...
chenzhufly 聊聊、笑笑、闹闹
请教U_boot在博创s3c410上移植的问题,急切盼望中!!!!!
我用的是u-boot-1.1.6,编译器用的是自带的编译器,并且已经修改了 uboot根目录下Makefile中编译器地址 make后错误如下:请教高人指点!!!!!!!!!急切盼望中!!!!! root@localhost ......
wies 嵌入式系统
关于DSP2812多次烧写芯片损坏问题
我公司有块电路板用到DSP2812,目前已经 小批量试产,运行大都正常。 但在使用中发现:如果多次烧写FLASH,有时DSP2812芯片会损坏, 仿真器会无法接通,电路板应该没问题,现正查原因。 不 ......
644012602 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 449  459  360  2778  801  55  36  24  34  29 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved