电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

552BE000142BGR

产品描述LVDS Output Clock Oscillator, 159.375MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小4MB,共80页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

552BE000142BGR概述

LVDS Output Clock Oscillator, 159.375MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

552BE000142BGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性IT CAN ALSO OPERATE AT 156.25000 MHZ
最大控制电压3.3 V
最小控制电压
最长下降时间0.35 ns
频率调整-机械NO
频率偏移/牵引率25 ppm
频率稳定性20%
JESD-609代码e4
制造商序列号552
安装特点SURFACE MOUNT
标称工作频率159.375 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸177.8mm x 127.0mm x 41.91mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
Si552
D
U A L
F
R E Q U E N C Y
VCXO (10 M H
Z T O
1.4 GH
Z
)
Features
Available with any-rate output
frequencies from 10–945 MHz and
select frequencies to 1.4 GHz
Two selectable output frequencies
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL, LVDS
& CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Applications
SONET/SDH
xDSL
10 GbE LAN / WAN
Low-jitter clock generation
Optical Modules
Clock and data recovery
Ordering Information:
See page 7.
Description
The Si552 dual frequency VCXO utilizes Silicon Laboratories advanced
DSPLL
®
circuitry to provide a very low jitter clock for all output frequencies.
The Si552 is available with any-rate output frequency from 10 to 945 MHz
and select frequencies to 1400 MHz. Unlike traditional VCXO’s where a
different crystal is required for each output frequency, the Si552 uses one
fixed crystal frequency to provide a wide range of output frequencies. This
IC based approach allows the crystal resonator to provide exceptional
frequency stability and reliability. In addition, DSPLL clock synthesis
provides superior supply noise rejection, simplifying the task of generating
low jitter clocks in noisy environments typically found in communication
systems. The Si552 IC based VCXO is factory configurable for a wide
variety of user specifications including frequency, supply voltage, output
format, tuning slope, and temperature stability. Specific configurations are
factory programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
Pin Assignments:
See page 6.
(Top View)
V
C
1
2
3
6
5
4
V
DD
FS
GND
CLK–
CLK+
Functional Block Diagram
V
DD
CLK- CLK+
Fixed
Frequency XO
Any-rate
10–1400 MHz
DSPLL
®
Clock Synthesis
ADC
V
C
FS
GND
Rev. 0.5 7/06
Copyright © 2006 by Silicon Laboratories
Si552
拓普微公司的LM2088E
谁会操作拓普微公司的LM2088E液晶吗 它是使用S1D13700F01内核控制器的...
ysq123001 嵌入式系统
【TI首届低功耗设计大赛】MSP430FR5969第一次使用心得(ADC7上位机图形显示)
MSP430FR5969第一次使用心得(ADC7上位机图形显示) 十一不放假,用俺的金钢狼开发板写了第一个程序:电脑实时显示MSP430FR5969的ADC数据,画出波形。 LPC1549活动时我做了一个电流表《LPC1 ......
littleshrimp 微控制器 MCU
关于PG12864F液晶使用的问题
为什么PG12864F液晶显示器显示整平图片时总显示连个半屏的,上下各半屏,都是图片的上一半...
jinsheng106 51单片机
如何提高单片机系统的抗干扰能力
随着单片机的发展,单片机在家用电器、工业自动化、生产过程控制、智能仪器仪表等领域的应用越来越广泛。然而处于同一电力系统中的各种电气设备通过电或磁的联系彼此紧密相连,相互影响,由于 ......
fengtingle827 stm32/stm8
请问EVC下如何把一个文件夹复制到另一个目录下?
CString StrSourceFolder=_T("\\硬盘\\新建文件夹"); CString StrDestFolder=_T("\\Hard Disk"); TCHAR SourceFolder=_T(""); wcscpy(SourceFolder,StrSourceFolder); TCHAR TargetF ......
lmltmy 嵌入式系统
2020年的最后一周测评情报啦~
hello,大家好~~一转眼,2020年走到了尾声~今天是我们2020年最后一周的测评情报~下次测评情报到来时我们就已经拥抱2021啦~在这里,测评情报局先祝福大家事事顺心,平平安安~送完祝福一定要来说 ......
okhxyyo 测评中心专版

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2617  459  1189  254  1775  34  41  50  44  26 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved