电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531SC322M000DG

产品描述LVDS Output Clock Oscillator, 322MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531SC322M000DG概述

LVDS Output Clock Oscillator, 322MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531SC322M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率322 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
河南地区做电子技术的都来
笨人现处河南省郑州市,在这里上学,工作已5年有余了。深切体会河南电子开发能力的落后状态。 举一个最简单的例子,每年各个厂家开巡展会研讨会,就是成都西安这些西部欠发达地区都比郑州的 ......
leang521 聊聊、笑笑、闹闹
手机显微镜问世
加州大学伯克利分校(UC Berkeley)的研究人员们四月份发表了一种特殊的镜片,可以把一般的手机摄像镜头变成一个可携带的显微镜,且足以充当亮视野显微镜(bright- field microscope),他们称这 ......
xyh_521 创意市集
MSP430FR5738的Comparator_D的输出能不能在芯片内部直接接到某个Timer的捕获端?
根据说明书上看,Comparator _D的输出端,在内部可接到CCI1B上,但并没有说怎么接,接到哪个Timer上的,寄存器也没有相关设置,这个功能怎么使用? ...
xujuncz 微控制器 MCU
IME2020西部微波会
来涨涨知识,有没有坛友在,交流一下...
btty038 聊聊、笑笑、闹闹
关于matlab2009的问题
本人最近刚学dsp builder,搭了个滤波器,按照书上,点开matlab 的fdatool进行滤波器模型设计 但按照书上一步一步做来,最后在参数量化这步就有问题了! 潘松的《现代DSP技术》上明显有东西可 ......
jas0n DSP 与 ARM 处理器
如何用cc1101实现判断接收的信号的频率?
看到有个方案是使用cc1101实现接收信号自动检测信号的频率的,不知道是怎么样实现的,有人可以解答下吗,谢谢!...
jacky2056 无线连接

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2755  697  1298  2585  376  56  15  27  53  8 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved