电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530DA84M0000DGR

产品描述CMOS/TTL Output Clock Oscillator, 84MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530DA84M0000DGR概述

CMOS/TTL Output Clock Oscillator, 84MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530DA84M0000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率84 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
pads9.5转protel99se
各前辈, pads9.5转protel99se是否有什么快捷办法或是小软件,这里谢谢了。569386773@qq.com ...
jion PCB设计
请教大虾register file 和sram 的区别
register file 和sram 是不是内部结构都一样,就是外围电路不同啊 另外为什么register file一般都只做成two port的啊,也就是说register file 只作一个端口读一个端口写的 忘高人指点!...
eeleader FPGA/CPLD
摇控飞机,电动车,摩托车防盗器,手电筒,等单片机开发
摇控飞机,电动车,摩托车防盗器,手电筒,等单片机开发 此内容由EEWORLD论坛网友REN99原创,如需转载或用于商业用途需征得作者同意并注明出处 我公司是一家集方案开发与IC销售于一体的 ......
REN99 PCB设计
另一面专题:日本人体质早已不是“小日本”
导语:自上世纪90年代起,有关日本青少年身体素质全面超过中国的报道不断见诸报端,引发热议。实际上自战后以来,从饮食营养结构调整到体育运动的推广普及,日本国民的身体素质的确发展迅速。而 ......
xuyiyi 聊聊、笑笑、闹闹
AD生成pcb是出现了一个很奇怪的错误
如图 “”受影响对象“”为空 那哪里出错了呢。。。有大神知道吗?{:1_133:} ...
44444444444444 PCB设计
为什么单片机的I/O口需要驱动
为什么单片机的I/O口需要驱动呢?这个问题需要从I/O口的电气特性上进行解释。   首先,给出单片机典型的I/O口,即Pl口电气结构图,如图所示。P1口通常是作为通用I/O口使用,不需要多路转换 ......
火辣西米秀 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 551  1493  1956  2875  2183  37  57  26  42  9 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved