电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531MB324M000DGR

产品描述LVPECL Output Clock Oscillator, 324MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531MB324M000DGR概述

LVPECL Output Clock Oscillator, 324MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531MB324M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率324 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
关于GSM的两个问题(新手上路)SIM301S/SIM3000
我这里有两片SIM301S(GSM-ONLY),一直没有找到芯片手册,所以迫不得已只有使用SIM3000的芯片手册来做开发板以及开发,不知道能行不??(SIM301S/SIM3000都是SIMCOM公司生产的无限芯片,且外形 ......
xinling150 嵌入式系统
电动方向盘
请问有没有用过电动方向盘的(通过电信号可以控制车子方向调整),求推荐。 ...
chong199227 汽车电子
求助linux系统下串口通讯发,收的两个程序
我想在PC(linux系统)机上编一个串口发送的程序,然后用gcc编译,在笔记本上(linux)遍一个串口接受程序,然后用一个串口线接上两个设备,一个发,一个收,测试下串口的好坏!! 请哪位大虾帮着编两个 ......
flyfox_zhiri Linux开发
看看海德汉RCN8000绝对值编码器
听我们销售说,客户那有个报废的编码器邮给我们了。还是个海德汉可以说他们做的编码器是最好的了,拿过来一看这东西已经被拆完了就拿来看看吧!学习一下:) 先看一下参数。计算时间小于 ......
ddlxiaoxu 以拆会友
求助一个排列组合方面的算法问题
要生成一个数组,数组有4元素,每个元素的值为0~7,同时4个元素的和等于7。 这么说应该比较容易理解,有7个硬币,分别全部放到4个盘子里。 比如 0,0,07 0,0,1,6 .... 0,1,1,5 .... 想 ......
littleshrimp 综合技术交流
如何看懂电控系统的电路图(征集意见)
电控系统方面的电路图,主要包括: ·精确控制柴油机转速和发电机电压    ·多台发电机并网运行时功率自动均衡    ·功率限制可防机组过载    ·柴油发电 ......
totopper 工业自动化与控制

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 93  1603  1826  145  899  58  56  51  43  41 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved