电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531MA26M0000DG

产品描述LVPECL Output Clock Oscillator, 26MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531MA26M0000DG概述

LVPECL Output Clock Oscillator, 26MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531MA26M0000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率26 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
未来电子元件都变透明了,我们的生活会有什么变化?感觉好神奇
今天无聊就在翻看电子元件的相关的新闻。哎,突然看到一篇文章,摘自EDN美国版60周年庆的专栏文章(原文:Soon components will shrink to invisibility)。 说到电子元件到2076年将会变成透 ......
咔擦咔擦 创意市集
求助无线电爱好精通者
事情是这样的,我家隔壁有户人家从早到晚把收音机开着,而且很响 因为亲戚是村长,经多次民警调解后照样牛逼,无奈向论坛求助,帮我制作一个FM调频干扰器 让他收不到声音,或沙沙的都可以,频 ......
求助者 PCB设计
促进汽车容性传感器使用的转换器测量方法
过去,汽车电子系统很少采用容性传感器,因为它们被认为难以控制、难以读出、容易老化且易受温度影响。另一方面,容性传感器具有制造成本适中、外形尺寸简单和功耗低等有吸引力的特性,这就为它 ......
GONGHCU 汽车电子
在绘制PCB过程中,有的元器件看不到的处理方法
在绘制PCB过程中,有的元器件看不到怎么办? 在绘制PCB板过程中,有些元器件可能因为起初摆放位置时考虑不周,导致后来部分元器件超出视图范围不能够在PCB图中看到。我们可以将元器件全部选中 ......
jlj666 PCB设计
又学习了一遍C2000的视频,每次都有新收获啊!
上次看了一遍,答题刚过! 感觉不是很满意! 又找资料好好看了一遍,答了题!看能不能拿个满分!...
wuyanyanke 微控制器 MCU
关于lwip的网络数据发送与接收 STM32F107
用STM32F107+ DM9161AEP 做一个基于LWip的数据接收与发送 要用到哪些知识啊 ? 为什么我用了神舟四号的例程,在主函数里面声明了 api.h 却不能用里面的函数呢? 还有有没有流程图说说 ......
shirl stm32/stm8

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 570  1032  1454  757  741  47  24  44  30  32 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved