电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531VA15M0000DGR

产品描述CMOS Output Clock Oscillator, 15MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531VA15M0000DGR概述

CMOS Output Clock Oscillator, 15MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531VA15M0000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率15 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS
物理尺寸7.0mm x 5.0mm x 1.85mm
最大供电电压1.89 V
最小供电电压1.71 V
标称供电电压1.8 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
PCB技术中这么多电容的事儿!
电容器一般可以分为没有极性的普通电容器和有极性的电解电容。普通电容器分为固定电容器、半可调电容器(微调电容器)、可变电容器。 一.固定电容器:指一经制成后,其电容量不能再改变的电 ......
mwkjhl 能源基础设施
小白求助AD7745问题
想测量电容传感器的电容,买了个AD7745,买回来以后傻眼了。发现芯片很小,手焊难度大。在此诚问各路大佬,你们用的AD7745是直接买的评估板还是自己打板自己焊?...
琉璃球 ADI 工业技术
FPGA IO 输出的信号复位DSP, ARM 电路引起问题探讨
昨天,在我们设计FPGA板发现一个FPGA输出复位电路如下: 61195 FPGA IO 输出TTL 电平, 现在的发现,ARM,DSP工作不可靠, 有上电死机的问题. 如果去掉上拉电阻, 这个问题就解决了 百思不得其解, ......
eeleader FPGA/CPLD
求UJ7108的Datasheet
有一块万用表坏了(DT9808),用的是UM7108芯片,不知道哪位有这个的资料,能否共享一下???...
huchuan987 测试/测量
如何用Keil仿真看4路pwm,时间如何设置,能够清晰看出占空比,截屏效果比较好!
如何用Keil仿真看4路pwm,时间如何设置,能够清晰看出占空比,截屏效果比较好! ...
dongxinwanwu 微控制器 MCU
外部脉冲计数
一个io口翻转产生脉冲,如果不开外部中断的话,可以对其进行计数和判断边沿极性吗...
sang523 stm32/stm8

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 718  2377  164  2116  2345  3  57  56  25  24 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved