电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531TC117M000DGR

产品描述CMOS Output Clock Oscillator, 117MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531TC117M000DGR概述

CMOS Output Clock Oscillator, 117MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531TC117M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率117 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS
物理尺寸7.0mm x 5.0mm x 1.85mm
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
找技术合伙人,一起在深圳创业!
来深圳已经十几年了,一年前和朋友一起注册了这家公司,研究自己的产品,确立了市场方向。 经过一年的打拼,生意有了一定眉目,发展脉络日益清晰,感觉到自己当初的方向选择无比正确。 ......
szfranco 求职招聘
防静电
为什么HT1621的防静电效果不好呢?...
LIXIAOMING2012 TI技术论坛
广州公司招MCU硬件开发工程师
招聘职位:硬件开发工程师(嵌入式硬件的原理设计,硬件调试) 1.能够独立完成MCU、ARM、模拟电路等的硬件设计(至少掌握2种) 2.具有良好的数字电路、模拟电路、信号完整性、EMC/EMI等方面的 ......
tablebook 工作这点儿事
wince5下如何才能用SD无线网卡?????
BSP是从WINCE42下升级到WINCE50的, 就是要解决SD无线网卡的问题,SD无线网卡提供一个在WINCE下可安装的程序,但是要求CE系统上需要SDIO的支持。 在wince42中有sdmmc_loader.dll生成,可 ......
kids 嵌入式系统
在DM8168平台上用GPIO 模拟输出方波频率GPIO 模拟输出方波频率最高能到多少?
大家好! 想请教一下GPIO模拟方波最高频率能到多少Hz ??? 这个最高频率和哪些参数相关? (ARM的主频 ???平台 ???) 大家平台测试一般是在什么范围呢 ??? 谢谢 ! ......
37°男人 DSP 与 ARM 处理器
单片机、ARM、cpld fpga全新教材打折卖,大学教材最高15元
有需要 联系QQ 1819815928 序号 书名 作者 出版社 新旧程度 原价 现价 1 MATLAB在数字信号处理中的应用 薛年喜 编著 ......
fjs29 淘e淘

技术资料推荐更多

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2835  1661  1270  959  686  59  33  38  41  15 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved