电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530TC58M0000DGR

产品描述CMOS Output Clock Oscillator, 58MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530TC58M0000DGR概述

CMOS Output Clock Oscillator, 58MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530TC58M0000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率58 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS
物理尺寸7.0mm x 5.0mm x 1.85mm
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
WinCE下串口通信问题
我用了EVC高级编程里面的串口通讯类 接收数据时字符变量可以正常显示,我想接收16进制的数据应该怎么显示。 在发送数据的时候,我在电脑上用ASCII码显示数据时,只能显示第一个字符,用HEX编 ......
ztd321 嵌入式系统
飞凌6410板子包好160元包快
通电开机,屏幕有一竖线,触摸屏能操作,其他不包,图片所见所得,拍下改价吧。 https://item.taobao.com/item.htm?spm=a1z10.5-c.w4002-11353532445.11.BftIY8&id=552282410844 ...
ylyfxzsx 淘e淘
双向晶闸管怎么断开?
双向晶闸管怎么断开啊?接的是交流电!...
sky880502 模拟电子
【晒方案】2013年国赛D题射频宽带放大器
本帖最后由 paulhyde 于 2014-9-15 02:59 编辑 昨天刚参加完了综合测评,感觉发挥一般,不过比赛已经结束了,终于松了口气。我是上海赛区的,下面就简单介绍一下我们组设计的D题思路,希望能对 ......
laisinanvictor 电子竞赛
关于一款手机的硬件结构
如题,我这几天在研究三星的一款手机,GT-I8320,国外是沃达丰定制的H1,不知各位大侠对这款手机的cpu及硬件构架有没有研究?有的话能不能介绍下啊,因为官方给的硬件参数里没有cpu这块儿,所以 ......
wangjinhua886 嵌入式系统
储能电容放电电路探讨
有没有玩过点焊机的大神,求指导!! ...
huochai5881 能源基础设施

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2209  2636  2398  506  909  53  21  41  6  59 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved