电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531AB1401M00BGR

产品描述LVPECL Output Clock Oscillator, 1401MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531AB1401M00BGR概述

LVPECL Output Clock Oscillator, 1401MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531AB1401M00BGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率1401 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
收到论坛寄来的“电暖袋”
今天一早就收到在论坛用积分换来的“电暖袋”,再次先谢谢论坛的管理员们,谢谢CCTV。。。。 134870 134871 134872...
zhaojun_xf 聊聊、笑笑、闹闹
今年艾瑞合众联合TI的研讨会有消息么?
春天了很想走一走研讨会~看到论坛的活动忽然又想起来去年艾瑞合众的研讨会的板子说好邮寄...居然放鸽子了...今年还会有研讨会么? 另外下个月14,15号天津有集成电路设计的公开课.我打算去看看 ......
astwyg 聊聊、笑笑、闹闹
routeShow命令求助
vxworks下用routeShow命令可以显示路由表,如下 ROUTE NET TABLE Destination Gateway Flags Refcnt Use Interface ----------------------------------- ......
87136226 嵌入式系统
单片机资料宝典
19450...
luotian25 单片机
刚发现一个问题,请高人指点一二,问题如下
使用DCO时,为什么XT1LFOFFG清不掉呀,板子没有外接晶振,但是在设置UCSCTL3 |= SELREF_2;UCSCTL4 |= SELA_2;后就能清掉了,是不是因为这俩都选择XT1做为默认的呀? ...
dageliu 微控制器 MCU
GPRSCDMA系列应用2
 GPRS/CDMA无线设备抗电磁干扰的综合措施作者: 林湘健 ,2005-3-16 23:42:00 发表于:《GPRS/CDMA专业论坛》  对工业系统形成电磁干扰的来源主要有三个:一是空间场干扰,通过电磁波辐射窜 ......
hscims 工业自动化与控制

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2125  1881  137  145  1023  37  6  21  19  48 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved