电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530MB1346M00DG

产品描述LVPECL Output Clock Oscillator, 1346MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530MB1346M00DG概述

LVPECL Output Clock Oscillator, 1346MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530MB1346M00DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1346 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
晒晒刚拿到TI的M4评估板
已经花了一天时间,各种E文手册看得头都大了,还好现在环境都搭起来了,可以下载新的程序跑了。...
yuanyihanke 微控制器 MCU
和菜鸟一起学android4.0.3源码之touchscreen配置+调试记录
和菜鸟一起学android4.0.3源码之touchscreen配置+调试记录 http://blog.csdn.net/eastmoon502136/article/details/7697434 记得应该是上上周了,终于毕业了,离开了学校,就得面对现 ......
gooogleman Linux开发
端午节 VS 儿童节? 双重惊喜!!
上周五意外收到一个电话,说是快递到了,但是最近买的东西都收到啦 下楼一看,来自EEworld的这么大一包——“粽子”,真是大大的惊喜{:1_102:} 244550 虽然端午节已经过啦,不过没关系 ......
tianshuihu 聊聊、笑笑、闹闹
EVC建立的对话框没有OnPaint()函数
EVC建立的对话框没有OnPaint()函数,我该如何在对话框上输出,文档信息?谢谢啦?我刚刚接触这个领域,希望大家多多帮助...
zhutn 嵌入式系统
二进制转BCD以及BCD转二进制
144520 二进制转BCD以及BCD转二进制的VHDL源码 采用加3移位和减3移位算法,输入位宽必须是4的整数倍,该模块非常简单易用 ...
k331922164 FPGA/CPLD
锂电池,快充,电池寿命,,,,
最近,手机锂电池快充技术,如火如荼,,几大流行技术,必学赶超, 大多数人都会在手机电量低于10%右上角电池图标变红时,产生坐立不安的焦躁情绪,快充的实用性也让越来越多的人愿意去选 ......
qwqwqw2088 模拟与混合信号

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 145  2879  489  728  2748  42  55  3  2  35 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved