电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

74VCX16841MEA

产品描述Bus Driver, ALVC/VCX/A Series, 2-Func, 10-Bit, True Output, CMOS, PDSO56
产品类别逻辑   
文件大小65KB,共7页
制造商Fairchild
官网地址http://www.fairchildsemi.com/
下载文档 详细参数 选型对比 全文预览

74VCX16841MEA概述

Bus Driver, ALVC/VCX/A Series, 2-Func, 10-Bit, True Output, CMOS, PDSO56

74VCX16841MEA规格参数

参数名称属性值
厂商名称Fairchild
包装说明SSOP,
Reach Compliance Codeunknown
系列ALVC/VCX/A
JESD-30 代码R-PDSO-G56
长度18.415 mm
逻辑集成电路类型BUS DRIVER
位数10
功能数量2
端口数量2
端子数量56
最高工作温度85 °C
最低工作温度-40 °C
输出特性3-STATE
输出极性TRUE
封装主体材料PLASTIC/EPOXY
封装代码SSOP
封装形状RECTANGULAR
封装形式SMALL OUTLINE, SHRINK PITCH
传播延迟(tpd)8.8 ns
认证状态Not Qualified
座面最大高度2.74 mm
最大供电电压 (Vsup)3.6 V
最小供电电压 (Vsup)1.65 V
表面贴装YES
技术CMOS
温度等级INDUSTRIAL
端子形式GULL WING
端子节距0.635 mm
端子位置DUAL
宽度7.5 mm
Base Number Matches1

文档预览

下载PDF文档
74VCX16841 Low Voltage 20-Bit Transparent Latch with 3.6V Tolerant Inputs and Outputs
March 1998
Revised April 1999
74VCX16841
Low Voltage 20-Bit Transparent Latch with 3.6V Tolerant
Inputs and Outputs
General Description
The VCX16841 contains twenty non-inverting latches with
3-STATE outputs and is intended for bus oriented applica-
tions. The device is byte controlled. The flip-flops appear
transparent to the data when the Latch enable (LE) is
HIGH. When LE is LOW, the data that meets the setup time
is latched. Data appears on the bus when the Output
Enable (OE) is LOW. When OE is HIGH, the outputs are in
a high impedance state.
The 74VCX16841 is designed for low voltage (1.65V to
3.6V) V
CC
applications with I/O compatibility up to 3.6V.
The 74VCX16841 is fabricated with an advanced CMOS
technology to achieve high speed operation while maintain-
ing low CMOS power dissipation.
Features
s
1.65V–3.6V V
CC
supply operation
s
3.6V tolerant inputs and outputs
s
t
PD
(D
n
to O
n
)
3.0 ns max for 3.0V to 3.6V V
CC
3.4 ns max for 2.3V to 2.7V V
CC
6.8 ns max for 1.65V to 1.95V V
CC
s
Power-off high impedance inputs and outputs
s
Supports live insertion and withdrawal (Note 1)
s
Static Drive (I
OH
/I
OL
)
±24
mA @ 3.0V V
CC
±18
mA @ 2.3V V
CC
±6
mA @ 1.65V V
CC
s
Uses patented noise/EMI reduction circuitry
s
Latch-up performance exceeds 300 mA
s
ESD performance:
Human body model
>
2000V
Machine model
>
200V
Note 1:
To ensure the high-impedance state during power up or power
down, OE should be tied to V
CC
through a pull-up resistor; the minimum
value of the resistor is determined by the current-sourcing capability of the
driver.
Ordering Code:
Order Number
74VCX16841MTD
Package Number
MTD56
Package Description
56-Lead Thin Shrink Small Outline Package (TSSOP), JEDEC MO-153, 6.1mm Wide
Device also available in Tape and Reel. Specify by appending suffix letter “X” to the ordering code.
Logic Symbol
Pin Descriptions
Pin Names
OE
n
LE
n
D
0
–D
19
O
0
–O
19
Description
Output Enable Input (Active LOW)
Latch Enable Input
Inputs
Outputs
© 1999 Fairchild Semiconductor Corporation
DS500132.prf
www.fairchildsemi.com

74VCX16841MEA相似产品对比

74VCX16841MEA 74VCX16841MEAX
描述 Bus Driver, ALVC/VCX/A Series, 2-Func, 10-Bit, True Output, CMOS, PDSO56 Bus Driver, ALVC/VCX/A Series, 2-Func, 10-Bit, True Output, CMOS, PDSO56
厂商名称 Fairchild Fairchild
包装说明 SSOP, SSOP,
Reach Compliance Code unknown unknown
系列 ALVC/VCX/A ALVC/VCX/A
JESD-30 代码 R-PDSO-G56 R-PDSO-G56
长度 18.415 mm 18.415 mm
逻辑集成电路类型 BUS DRIVER BUS DRIVER
位数 10 10
功能数量 2 2
端口数量 2 2
端子数量 56 56
最高工作温度 85 °C 85 °C
最低工作温度 -40 °C -40 °C
输出特性 3-STATE 3-STATE
输出极性 TRUE TRUE
封装主体材料 PLASTIC/EPOXY PLASTIC/EPOXY
封装代码 SSOP SSOP
封装形状 RECTANGULAR RECTANGULAR
封装形式 SMALL OUTLINE, SHRINK PITCH SMALL OUTLINE, SHRINK PITCH
传播延迟(tpd) 8.8 ns 8.8 ns
认证状态 Not Qualified Not Qualified
座面最大高度 2.74 mm 2.74 mm
最大供电电压 (Vsup) 3.6 V 3.6 V
最小供电电压 (Vsup) 1.65 V 1.65 V
表面贴装 YES YES
技术 CMOS CMOS
温度等级 INDUSTRIAL INDUSTRIAL
端子形式 GULL WING GULL WING
端子节距 0.635 mm 0.635 mm
端子位置 DUAL DUAL
宽度 7.5 mm 7.5 mm
Base Number Matches 1 1
串联移位寄存器疑问
本帖最后由 elec32156 于 2020-4-19 16:33 编辑 图示是74HC165移位寄存器,串联起来的,一个是8位,两个可以实现16位的数据输出(最终由第二级的QH端输出到单片机),当SH/LD为低电平的时候 ......
elec32156 单片机
硕士论文
基于Lyapunov稳定性定理...
lorant FPGA/CPLD
端午天坛行奇遇一奇人--水笔书法艺术
http://player.youku.com/player.php/sid/XNDE4NjE0NjU2/v.swf...
鑫海宝贝 聊聊、笑笑、闹闹
PMOS电路解析
本帖最后由 elec32156 于 2020-2-18 10:54 编辑 如下这个PMOS开关电路,开关过程中,有些不明白的地方: 1)三极管打开之后,栅极对地电压慢慢下降,中间出现一个缓坡,这个缓坡是不是所 ......
elec32156 模拟电子
结型场效应管选型
目前小弟项目中打算用这么一个电路,如图一,这个电路的主要用途是,当将300V平均分压,虽然直接用电阻分压的话也可以实现,但是,当200V或100V输出电流改变时,流过各分压电阻上的电流就会不一 ......
yygyyygy 模拟电子
【CN0165】使用故障保护CMOS开关的关断保护数据采集信号链
电路功能与优势 采用远程信号源时,发生损害故障的可能性更大。可能因系统电源时序控制设计不当或系统要求热插拔而导致过压。若未采取保护措施,因连接欠佳或感性耦合导致的瞬变电压可能会损坏 ......
EEWORLD社区 ADI 工业技术

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2115  2905  2846  2773  995  59  3  13  5  42 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved