电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530EA242M000BG

产品描述LVPECL Output Clock Oscillator, 242MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530EA242M000BG概述

LVPECL Output Clock Oscillator, 242MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530EA242M000BG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率242 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
有电路板设计的小伙伴吗?有一个项目的电路板设计工作需要支持。
有电路板设计的小伙伴吗?有一个项目的电路板设计工作需要支持。 ...
歌坛杀手 PCB设计
仿真接口怎么设计,Jtag还是SW?
想要做一块板子,用F4系列,仿真接口用Jtag,还是SW方式好呢?就高手指教!...
Dunn stm32/stm8
基于MAX668/MAX669的升压型DC/DC变换器的设计
基于MAX668/MAX669的升压型DC/DC变换器的设计 摘要:对μMAX封装的升压型PWM控制器MAX668/MAX669的使用特点进行了分析,给出了升压型DC/DC变换器外围电路的设计方法和过程。 关键词:PWM控制 ......
zbz0529 FPGA/CPLD
大牛多年研发电源问题汇总(受益匪浅)
问题一:我们小功率用到最多的反激电源,为什么我们常常选择65K或者100K(这些频率段附近)作为开关频率?有哪些原因制约了?或者哪些情况下我们可以增大开关频率?或者减小开关频率? 开关 ......
木犯001号 电源技术
今天下午13:15直播【Keysight World 2020|电信基础设施、云与人工智能分论坛】
高速数字标准在飞速演进,数据中心的网络速度也在日趋提高,这一切都是为了满足不断增长的计算和性能需求。 网络传输速度的提升需要有更快的内存和串行总线通信作为支撑。要支持 5G、物联网、人 ......
EEWORLD社区 测试/测量
工业4.0下的设备远程通讯及管理
21世纪以来,工业4.0紧跟着互联网的步伐如期而至,从古代的烽火传信发展到今天,通讯已经变得越来越便捷、快速,也为设备的远程通讯提供了新技术与契机,而对设备的维护及管理提出了新的要求。 ......
hignton 工业自动化与控制

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1416  2582  2386  197  2554  50  30  21  38  26 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved