电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530EB892M000BG

产品描述LVPECL Output Clock Oscillator, 892MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530EB892M000BG概述

LVPECL Output Clock Oscillator, 892MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530EB892M000BG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率892 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
请教版主主,stm32tim2_ch1toggle无法输出
不好意思,stm32用了这么长时间,还出这问题,但我调了一上午还是一头雾水。请教一下 我需要用tim2_ch1做一个方波(48K)输出, 1、IO口配置成GPIO_Mode_AF_PP 2、不使能USART2 3、t ......
daigang057 stm32/stm8
电子设计大赛---电源类
本帖最后由 paulhyde 于 2014-9-15 03:35 编辑 对于电源类的题目,该怎么样去备赛呢?大家给点意见,感激不尽。 ...
yubinsuifeng 电子竞赛
西班牙外企诚招采购&品控主管(电子元件/配件行业)
西班牙独资企业诚招采购&品控主管行业类型:电子元件/配件工作地点:深圳及周边地区工作职能:- 与现有供应商联系沟通,监管订单生产及品控- 协助总公司进行采购协议谈判- 根据总公司需求开发新 ......
marlocor 求职招聘
射频电路PCB设计
射频电路PCB设计介绍采用Protel99 SE进行射频电路PCB设计的流程。为保证电路性能,在进行射频电路PCB设计时应考虑电磁兼容性,因而重点讨论元器件的布线原则来达到电磁兼容的目的。 关键词:射 ......
fighting 模拟电子
【是德征文】+ 是德示波器使用感触——不足论
本帖最后由 不足论 于 2017-3-31 23:50 编辑 离活动结束还有一个小时,哎,只能说平时太忙了,都没时间写,今晚算是熬夜写的文章了。不管是海浪、地震、爆炸还是人体运动的自然频率,自然界 ......
不足论 测试/测量
485通讯问题
那位大侠能帮我看看,我做了个485通讯(附图),一接上温度传感器(485接口)就接收到乱码,厂家说传感器没问题,不知电路对不对?请求好心人能与以指点。万分感谢! 96527 本帖最后由 zhang ......
zhangjun1960 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 566  2587  2541  275  1792  44  12  39  20  53 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved