电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530EA425M000BGR

产品描述LVPECL Output Clock Oscillator, 425MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530EA425M000BGR概述

LVPECL Output Clock Oscillator, 425MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530EA425M000BGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率425 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
最近在做开关电源,给大家几份资料...逆变的,呵呵...可能不适合还望海涵
最近在做开关电源,给大家几份资料...逆变的,呵呵...可能不适合还望海涵...
破茧佼龙 电源技术
【设计工具】XilinxFPGA功耗估计的小工具
输入逻辑资源,时钟速率等信息,可以得到大概的功耗XilinxFPGA功耗估计的小工具 84683 84684...
常见泽1 FPGA/CPLD
亲们 人体仅用了8.2%DNA 其余的都干嘛去了
目前,英国牛津大学科学家最新研究显示,人体仅有8.2%DNA具有重要作用,其余的多数DNA都是人体进化残留物,就像是阑尾一样。 http://img1.gtimg.com/tech/pics/hv1/114/145/1663/108173664.j ......
Benjoy 聊聊、笑笑、闹闹
NSN 杭州苏州RF岗位
大家好,我是人才咨询顾问Austin 我们正在和全球领先的通讯设备提供商NSN合作,现有RF岗位招聘,具体如下: 杭州:主要是招聘研发岗位 1,RF Engineer/specialist:2年以上的RF经验,英文流 ......
austinwang 求职招聘
开源BQ25504_Launchpad BOOST太阳能采集板+送PCB空板
很久以前参见论坛的活动做了一个Q25504的太阳能的参加板,这个板子适合在弱光的条件下做太阳能的能量采集,具体请看这个帖子:https://bbs.eeworld.com.cn/thread-452232-1-1.html,本设计适合 ......
IC爬虫 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1665  2217  1099  2026  1383  53  4  13  34  47 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved