电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530QC1259M00DGR

产品描述CMOS/TTL Output Clock Oscillator, 1259MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530QC1259M00DGR概述

CMOS/TTL Output Clock Oscillator, 1259MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530QC1259M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1259 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
采用嵌入式传感和BLE实现工业4.0的“数字孪生系统”
采用嵌入式传感和BLE实现工业4.0的“数字孪生系统” 作者:mars4zhu 一、作品简介 随着嵌入式传感器、低功耗无线通信技术和高效信号处理技术的蓬勃发展, 物联 ......
mars4zhu 物联网大赛方案集锦
关于DM648的NOR Flash启动的问题
本帖最后由 xiaomianzhou 于 2016-4-18 11:01 编辑 我在调试DM648的NOR Flash启动,遇到一些问题,具体是这样的,有时候NOR Flash启动会不成功,但是通电一段时间再尝试NOR Flash启动就 ......
xiaomianzhou DSP 与 ARM 处理器
车载GPS导航基础知识
早在16世纪,航海家们为了避免迷航,要必备三件导航“利器”:航海图、指南针、经纬仪。航海图了解地理信息,指南针指引方向,而经纬仪的功能在于给船队定好方位,以此制定出航线。但是经纬 ......
frozenviolet 汽车电子
恳求有关IRIG-B码硬件对时的解决方案
能否提供一些IRIG-B码对时方面的电路,谢谢!...
ljb409 嵌入式系统
WINCE6自带RIL的GPRS上网问题!
本人这段时间正在弄WINCE6自带RIL的GPRS上网的问题,本人编译了WINCE6并且加入了RIL模块组件,现在通过RIL也可拨打电话,但在新建拨号连接时选择 Cellular Line 时,能够显示 Device Connected ,但 ......
wlck_8 嵌入式系统
求问wince是否支持vfw
谢谢!...
sdsongge 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2926  2652  2117  822  1648  51  3  58  47  1 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved