电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531FA1350M00DG

产品描述LVDS Output Clock Oscillator, 1350MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531FA1350M00DG概述

LVDS Output Clock Oscillator, 1350MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531FA1350M00DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率1350 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
该怎样学习单片机硬件呢?
我有一个单片机的试验箱,但是一直以来只是从上边跑程序,外设都是例程已经设置好的,但是最近想要学习一下硬件知识,觉得只看软件有点太偏了,毕竟以后找工作常常也要硬件的。现在我正在 ......
z4126 嵌入式系统
串口接收超时判断的一种思路
有朋友问起串口接收超时的处理,简单说明如下,以51为例,仅提供一个思路,供参考 问题: 串口接收数据,一帧32字节,收满32字节处理一次,但是有可能丢失数据,也就是收不满32字节,如何做 ......
btiger2000 单片机
【颁奖礼】ADI有奖下载活动之2太阳能光伏发电解决方案
活动详情:>>下载太阳能光伏发电解决方案 ADI 有奖下载活动2已经结束,此次活动奖励是电话卡,请以下获奖的朋友通过邮箱(sudan@eeworld.com.cn)、站内短消息(苏莎莎)或者加QQ(228449629 ......
EEWORLD社区 ADI 工业技术
【R7F0C809】LED显示篇
本帖最后由 ltbytyn 于 2015-9-6 21:53 编辑 工欲善其事,必先利其器。同样,想玩转R7F0C809开发板,必先搞清楚R7F0C809开发板的硬件。搞清楚了硬件,软件大体也就有了方向。根据LED硬件,可 ......
ltbytyn 瑞萨MCU/MPU
【设计工具】xilinx工具中文培训资料
中文PPT格式,讲述xilinx设技工具。 80494 80495...
ddllxxrr FPGA/CPLD
求推荐,4-8路12位DAC,方便手工焊接的芯片
小弟希望各位大侠能帮我推荐一款DAC,要求SPI或I2C控制,4~8路电压输出,具有外部VREF输入和内部参考选择功能,封装最好是直插式,贴片式也可以不过要方便手工焊接。以前使用过一款LTC2634采用M ......
hjsh 模拟电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1281  49  1246  2822  726  10  58  8  59  29 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved