电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530EC455M000DGR

产品描述LVPECL Output Clock Oscillator, 455MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530EC455M000DGR概述

LVPECL Output Clock Oscillator, 455MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530EC455M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率455 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
AT89S5X兼容的最小板能下载AVR不?
本人学习51单片机设计一段路了,打算去学一下AVR的,鉴于手上没有小电容,而且有一块老的51最小系统板. 于是买了个引脚兼容的avr,型号是AT90S8515... 我用的是网上淘回来的USB ISP线,商家说 ......
CMLite Microchip MCU
年后求职的童鞋注意啦!2013年IT界25个最古怪面试题,你会几个?
高科技公司的面试是出了奇的难,他们不仅考核面试者的技术和商业知识,还会给出一些古怪的问题,看你如何回应,并得出一份针对你的评价。 2 o& K0 _4 d) n3 D3 T 例如Twitter在上市后,在面试 ......
qwqwqw2088 工作这点儿事
CPLD计数问题
我用CPLD的两个计数器对150M和26M的晶振计数,在26M的频率从0计满16位溢出这个时间点,同时取对150M的那个计数器的值,然后通过SPI发送给MCU,在通过串口发到电脑上。每次采样中间间隔大约100MS ......
eadge 嵌入式系统
LTC3631EMS8E 12V转5V电路原理图
LTC3631EMS8E 12V转5V电路原理图 ,12V转5V电路原理图,可以使用 419421 ...
Jacktang 模拟与混合信号
程序猿的任性,你不懂
每天打开朋友圈都是星际穿越!你们真的以为看了部高智商科幻电影逼格就提高了么?179319程序猿告诉你,这年头,有技术才有逼格,有技术才能任性!程序猿的任性你不懂,但是你可以感受,快点这里 ......
error_echo 聊聊、笑笑、闹闹

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2451  2724  1839  730  388  21  22  56  27  59 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved