电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531EB1054M00DGR

产品描述LVPECL Output Clock Oscillator, 1054MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531EB1054M00DGR概述

LVPECL Output Clock Oscillator, 1054MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531EB1054M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率1054 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
msp430 的引导存储器是干嘛的?我仿真了自己写的一个程序,查看引导存储器区全是空的
msp430 的引导存储器是干嘛的?我仿真了自己写的一个程序,查看引导存储器区全是空的,引导区是干嘛的呢,是不是跟ARM的boot loader 作用一样呢...
xinbako 微控制器 MCU
jlinkV9修复(简单快捷)
本帖最后由 weizhongc 于 2016-9-6 18:09 编辑 号称不掉固件的jlinkv9,用了很久,终于还是掉了固件。 一开始以为硬件问题,量了电压都正常,MCU的几个电压也正常,可是晶振没有起震。 那应 ......
weizhongc stm32/stm8
LPC 8N04无法下载程序问题
昨天收到LPC8N04之后就开始捣鼓,编写了一个LED的程序,准备下载,但是始终下载不进去,可以确认: 1:驱动安装正确 2:可以读取到下载器的信息 3:Flash配置正确 然后我就尝试了更新固件, ......
申小林 NXP MCU
发现S5pv210 uboot 一个 Inp32(_addr) 和readl(_addr)奇葩问题
在S5pv210 的uboot里面,有 #define Inp32(_addr) readl(_addr) 但是 if(!(Inp32(0xE0200C04)&0x02))和if(!(readl(0xE0200C04)&0x02)) 使用效果完全不一样,让人大跌眼镜, 搞的我整了一 ......
Wince.Android 嵌入式系统
分享一个仿真元件swcad
123357 仿真软件,朋友推荐的,挺好用的。软件小,功能很全。:)...
mmmllb 模拟电子
FPGA中的stp文件的问题
为什么显示waiting for clock啊,开始还好好的,后面再编译一次就这样了,请教高手指导下!谢谢!...
peter_ljt FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2011  67  169  1772  811  41  2  4  36  17 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved