电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530NB683M000DGR

产品描述LVDS Output Clock Oscillator, 683MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530NB683M000DGR概述

LVDS Output Clock Oscillator, 683MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530NB683M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率683 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
如何在wince中把图片和表格数据写入到word中?
如何在wince中把图片和表格数据写入到word中? 有没有什么类或者插件可以实现这个功能,似乎挺常用的一个功能。...
ganyutao 嵌入式系统
WinCE Mobile下D3DM 3D显示问题
我现在要在wince下实现D3DM显示,不知如何利用非托管程序实现.x文件导出的3d图像。 马宁做个讲座的,但最后讲的不是很清楚。他讲的是利用托管程序实现。 不知谁有他讲座的ppt资料。...
555tj670 嵌入式系统
用MSVC1.52和MASM6.11编译Loadcepc.mak问题
请问下 我用MSVC1.52编译 loadcepc.mak 我现在编译它的系统是XP 这个是怎么回事呢? 我要设置些什么呢? 还是本来就系统不对啊 还是要换个系统编译 错误信息: Invoking external build ......
myq412 嵌入式系统
[学习分享]VLO的使用
MSP430G2XXX系列基本上都集成了VLO时钟,TI的教学视频里一带而过,网络上也没有详细的资料,在这里我来分享一下自己在学习和使用VLO中的一点心得。一、认识VLO Very-Low-Power Low-Freque ......
ccstc 微控制器 MCU
mdk无法下载
261197 通过mdk用jlink无法下载,但用USB转串口可以下载程序,怎么解决呀,百度的解决方法都用了,没有用,救急!!!! ...
1210831622 stm32/stm8
关于STR711F的远程升级。。。
准备采用STR711F芯片升级原来的51系统了,但是老板要求有代码远程升级的功能,我的系统是带有GPRS通信的功能的,不知道在该环境下能不能实现代码远程升级功能,请各位过来人指点一下。。。...
wq1127 stm32/stm8

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1971  1421  2676  1320  702  42  31  30  20  41 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved