电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531BB436M000DGR

产品描述LVDS Output Clock Oscillator, 436MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531BB436M000DGR概述

LVDS Output Clock Oscillator, 436MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531BB436M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率436 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
分享28335 SCI通信问题总结
1、首先是非FIFO模式的中断设置服务程序,不能直接进入发送中断;需要先发送一个字节的数据才能进入中断; 按照51的模式,发送数据的时候,直接TI = 1,直接进入串口数据发送中断服务程 ......
Jacktang 微控制器 MCU
HyperLynx高速电路设计与仿真(六)非理想传输线差分对眼图(阻抗不匹配)
# HyperLynx高速电路设计与仿真(六)非理想传输线差分对眼图(阻抗不匹配) ##一、构建非理想差分对电路图 ###1、选择差分驱动器 537166 ###分别设置参数 537167 537168 ###2、同理选择 ......
bqgup 创意市集
申请【zigbee部落】版主,请大家多多支持:)
我来申请版主啦:)。 本人从事zigbee研究有两年时间,熟悉TI的zigbee方案,有自己的ZIGBEE小产品,有几个zigbee应用项目经验。 希望和zigbee爱好者共同努力,将eeworld这块版面打造成为一个优 ......
kata 无线连接
msp430系列区别
请教各位高手msp430f1xxx与msp430f2xxx系列有什么区别啊,求推荐一款比较好的430学习开发板...
sodiao 微控制器 MCU
发现STVisualDevelop+32KCOSMIC4.3.4多字节判断问题,提个醒!
发现ST Visual Develop+STM8 32K Compiler 4.3.4 多字节判断问题,提个醒! 初步推测是编译器的状态保护有问题,因为把判断之前把中断关了就没事了! 真象见附件,希望大家有空研究讨论 ......
postman stm32/stm8
有人做DM642的音频的吗?我有个问题想请教,困惑好久了!
有的话加我的QQ吧:329420829...
wc9872 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 457  2722  1605  618  785  40  41  20  1  47 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved