电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530NB610M000DG

产品描述LVDS Output Clock Oscillator, 610MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530NB610M000DG概述

LVDS Output Clock Oscillator, 610MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530NB610M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率610 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
求助 基于单片机的数字温度计设计 用热敏电阻
用热敏电阻传感器设计一个数字温度计 要求用热敏电阻+带AD转换单片机+LED显示 要求用到惠斯顿电桥...
ygb0123456789 单片机
[请教]网上所说的IP Solution是指什么啊?
好多芯片商都讲到提供 IP solution ,查了半天也不知道IP solution到底代表什么意思?请教各位!谢谢!...
kooder 嵌入式系统
电位、电压、电平概念详解
在电子电路中,“电压”出现的频率最高,如“电源电压“,“信号电压”,“输入电压”,“输出电压”等。390298等电位接线一、电位的概念带电体周围存在电场,电场对场内的电荷有力的作用,电场 ......
tiankai001 模拟电子
求解:ADC采样序列
用群星的驱动库写ADC时遇到不理解的东西,在配置序列采样发生器时有个需要配置的量——“步进数”。 数据手册中说,“配置的步进决定了触发产生ADC捕获采样序列的次序”。 这里的 ......
anathema 嵌入式系统
谁能告诉我
我想学习单片机,完全自学能学会吗。我身边真的是找不到其他人可以来教教我!请高手指教一下,传授一点经验给我这个新手! 我将感激不尽!...
caoyang 嵌入式系统
PCB设计绝招,一般人我不告诉他!!!
有些PCB设计的绝招,掌握了将少走更多弯路,下面为大家介绍,欢迎大家指正批评! 首先我们还是先介绍下概念,总是听说PCB,那到底什么是PCB,其实PCB是Printed Circuit Board 的缩写,又被称为 ......
ohahaha PCB设计

技术资料推荐更多

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1239  264  236  2145  1446  25  6  5  44  30 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved