电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530BA50M0000BGR

产品描述LVDS Output Clock Oscillator, 50MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530BA50M0000BGR概述

LVDS Output Clock Oscillator, 50MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530BA50M0000BGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率50 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸177.8mm x 127.0mm x 41.91mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
CListCtrl数据显示问题
在一个Dialog Based 应用程序中,我想进行如下操作应该怎么办 在主窗体中有一个CList Ctrl控件(Report)->对应变量m_list1,有两个按钮,BUTTON1,BUTTON2,单击BUTTON1,则在m_list1中显示从数 ......
zhuohuatree 嵌入式系统
发现一个小小的问题!
我有11个芯币,买10个芯币的附件,结果系统提示说我的操作使芯币...
agnd 为我们提建议&公告
小车设计电路
共同研究地对地导弹地对地导弹的QQQQQQ...
zhangyanbo 模拟电子
就连华为都顶不住了?
8月23日,有媒体报道,华为内部论坛22日下午上线了一篇关于《整个公司的经营方针要从追求规模转向追求利润和现金流》的文章。 任正非在这篇文章中表示,全球经济将面临着衰退、消费能力下降 ......
吾妻思萌 聊聊、笑笑、闹闹
找不到 P/Invoke RAPI.DLL
我写的关于RAPI的程序,编译没有问题。真真运行的时候却提示:找不到 P/Invoke RAPI.DLL。 而已经把我的主机上的C:\Windows\System32api.dll 放到Windows Moible的\Windows 下和当前程序运行 ......
mangomkt 嵌入式系统
从NAND FLASH启动BeagleBone
时隔半年多,重拾BeagleBone,看了下BeagleBone的启动,本贴总结如何从NAND FLASH启动BeagleBone。一直看前辈们的帖子一步一步学BeagleBone,这次也发个帖子玩玩。 一、BeagleBone Linux启动过 ......
黑非拉 DSP 与 ARM 处理器

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 652  2528  618  2665  1661  11  43  30  9  59 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved