电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530SB788M000DGR

产品描述LVDS Output Clock Oscillator, 788MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530SB788M000DGR概述

LVDS Output Clock Oscillator, 788MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530SB788M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率788 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
第十八届本科组自选电子设计竞赛试
第十八届本科组自选电子设计竞赛试...
wangwei20060608 单片机
我的protel的pcb打不开是什么问题?
我用的是protel 99 se,前两天它还可以用但是就在昨晚画了个图之后就是打不开pcb了不懂事什么问题,每次打开总是出现format '%x' invalid or incompatible withargument”。出现这个后关掉软件 ......
yygy 嵌入式系统
2553的硬件I2C怎么连读两个字节(16位的数据)
我用kevin520的程序https://bbs.eeworld.com.cn/viewthread.php?tid=370896&highlight=24c02 可以正常读写AT24C02, 现在我想读写RDA5820,RDA5820数据寄存器是16位的,每次读取会连续发 ......
fatum 微控制器 MCU
zstack将使用指定短地址的原理
有些时候希望zigbee节点的短地址由人工指定,对于zigbee 2006、2007来说理论上就行不通,它采用树型地址分配方案,如果自己指定地址对网络影响较大。 如果使用2007 pro,原理上是没有问题的,p ......
kata 无线连接
stm32驱动2.4寸tft问题
我最近在做一个项目,用到了ILI9325驱动的2.4寸TFT,但是始终白屏。单步执行初始化程序结束时,没有出现花屏现象,是不是说明初始化程序有问题啊?我把初始化程序贴下来,麻烦各位帮我看看,是 ......
dandelion4277 stm32/stm8
学习页面进不去了,请相关人员检查下哦
进去后是一个ATEL注册界面?这是神马情况~...
tyqhaha 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 329  1938  2202  544  2630  34  10  49  16  37 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved