电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531EB833M000DG

产品描述LVPECL Output Clock Oscillator, 833MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531EB833M000DG概述

LVPECL Output Clock Oscillator, 833MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531EB833M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率833 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
为什么BTS723,有9V输出呢
VCC=DC24V,当s3或者s4按下时,能输出24V,当S3,S4都不按下时,为什么BTS723,有9V输出呢。看PDF该输出0才对啊 本帖最后由 simonprince 于 2011-5-18 14:10 编辑 ]...
simonprince 模拟电子
IO口光电隔离问题
请教下I/O输入输出的问题, 系统设计过程中对所有输入输出数字量进行了光电隔离,采用光电隔离可以有效地抑制尖脉冲和各种噪音干扰,从而使过程通道上的信噪比大为提高。鉴于此,选用了光耦TLP ......
wolfjj DSP 与 ARM 处理器
宽 VIN DC/DC 电源解决方案
...
杨柳青年 模拟与混合信号
关于嵌入式数控的几个问题
最近导师让我做一个关于嵌入式数控的课题,我原是学机械的,对这方面懂得甚少。有几个问题想请教各位大师: 数控机床上的键盘点路图怎样设计?都说网上有,可我找不到。 谁熟悉研华的SB ......
lhb111403 嵌入式系统
STM32初学者请教FSMC挂单色屏的问题
本人是STM32F初学者,想用STM32F103VC的FSMC接口外接一个单色屏,时序如图所示;想请教一下各位,硬件怎么连接;听说FSMC低8位地址和数据复用,那A0怎么处理?如果把FSMC设置成8位数据总线 ......
mikerain stm32/stm8
看看有没有高手指点 ezusb->cyusb
bool ReadData(int count,unsigned char *buf) { bool Success ; BULK_TRANSFER_CONTROL BR; VENDOR_OR_CLASS_REQUES ......
ouhf 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 39  698  2851  1158  338  36  47  16  57  37 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved