电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530MB827M000DGR

产品描述LVPECL Output Clock Oscillator, 827MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530MB827M000DGR概述

LVPECL Output Clock Oscillator, 827MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530MB827M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率827 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
原理图——图中DZ1是怎么保护mos管的
638742 image.png(39.7 KB, 下载次数: 0) 下载附件保存到相册 3小时前上传 在网上看到在mos管漏极和栅极之间并联稳压管, 说是在外接感性负载的时候可以保护mos管, 因为 ......
普拉卡图 模拟电子
自己在测试接收到的一帧GPS数据是否正确时,始终检查不到帧头,不知道怎么回事?
请问大家有没有做过GPS的项目?自己在测试接收到的一帧GPS数据是否正确时,始终检查不到帧头,不知道怎么回事?不知道是不是自己程序逻辑有问题。采用的是串口中断接收数据,是将接收到的数据放 ......
zhouyuwen111 实时操作系统RTOS
12864操作
我新买了一块12864,带字库的。当时在店里试了,能显示。但是拿回来之后就是写不出来,现在已经排除对比度的问题,同样的程序用别人的程序可以显示。12864引脚的定义会不会不同???如果不同会 ......
MSP430MrKing 51单片机
光通讯接口器件咨询
串口输入输出的TTL电平想通过光纤通道传输采用什么型号的光通讯接口器件?谢谢!...
diablozyr stm32/stm8
4680高镍电芯调研的一些记录
原文地址:https://mp.weixin.qq.com/s/mFmT8hK6G5S3cS9D34Z0tg 最近请教了一位产业链的朋友关于4680大圆柱电池的信息,我节选了一些我认为最有价值的内容,并且根据我的理解做一些重新阐述 ......
buildele 电源技术
新手求指导!!有am7开发板一块想知道怎么学习ucosii?
在下近来接到一个项目,利用这块arm7的开发板进行多传感器采集,并且在这块开发板上建立一个人机交互的界面,有数据实时擦看和现实功能。我希望这个项目用ucosii来做,但本人对这个操作系统完全 ......
电子系乔布斯 实时操作系统RTOS

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 188  2355  2353  2404  2661  54  28  12  26  48 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved