电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530MB369M000DGR

产品描述LVPECL Output Clock Oscillator, 369MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530MB369M000DGR概述

LVPECL Output Clock Oscillator, 369MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530MB369M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率369 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
Q2全球智能机出货量 华为联想进前5
本帖最后由 jameswangsynnex 于 2015-3-3 19:50 编辑 7月30日,据外国媒体报道,市场监测机构IDC今天公布了2014年第二季度全球智能手机市场相关的研究数据。数据显示,2014年第二季度,中国手 ......
azhiking 消费电子
各大汽车厂商原厂CANBUS通信协议资料
各大汽车厂商原厂CANBUS通信协议资料 出.售.各大汽车厂商原厂CANBUS通信协议资料 适用开发:汽车仪表数据读取,汽车故障码诊断,车身控制(汽车升窗,汽车落锁,防盗升级,自动空调系统,原 ......
q896431296 综合技术交流
请教:如何利用串口接收数据驱动触摸屏和keypad的事件发生! pb5.0下
请教:利用串口接收数据,串口驱动层判断后区分触发触摸屏和keypad的事件发生! pb5.0下...
laopo163 嵌入式系统
多层PCB板
请问多层PCB板怎样看? ...
zhonghuadianzie PCB设计
capture16.2中怎样生成元件清单啊
各位大虾,小弟玩的capture16.2,没有安装完全,就装了个capture cis ,tool里面怎么没有那个creata a bill of materials啊,望各位赐教...
yichong2901 嵌入式系统
F2833x系列(F28335)DSP入门指导和使用心得
本人使用F2833x系列的DSP已经有三四年的时间了,相对于281x系列,2833x系列DSP显示出了强大的性能,现在各个公司的换代产品也已全面使用2833x系列的DSP了,281x系列DSP正在逐渐淡出市场。 F ......
西柯玛 DSP 与 ARM 处理器

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2004  2019  737  2876  246  57  51  3  11  37 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved