电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531BC1070M00DGR

产品描述LVDS Output Clock Oscillator, 1070MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531BC1070M00DGR概述

LVDS Output Clock Oscillator, 1070MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531BC1070M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率1070 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
请教一下为什么运算量加大了看门狗就会复位?
uc/os2,我的喂狗是最低优先级,运算量加大会有影响么?求解答...
wwudii stm32/stm8
各位,请帮忙看一下
我用dm6437,在做车道线识别,现在可以检测直线了,但是会出现卡屏问题, for ( n=0 ;; n++ ) { CcdcallocFB = FBAddr; /* grab a fresh video input frame */ ......
masca DSP 与 ARM 处理器
一把伞你有吗
前几天收到活动得到的礼品,今天有空发上来给大家分享一下,希望坛友们也多多参与,让幸运之星砸到你 280617 ...
yjtyjt 聊聊、笑笑、闹闹
【你没看错】【芯币和E金币可以兑换3D打印服务】——这是真的!
专属于坛友的3D打印服务宗旨:做坛友创造力的奠基石 打印尺寸:因打印耗时等多方面原因,暂定打印尺寸不超过10*10*30CM E金币兑换比例为1:1 即1E金币可以兑换1g打印成品(1g大概6米左右 线材 ......
cardin6 创意市集
电池测试中的开关切换配置方案
在消费和工业应用领域,电池的使用量正在快速膨胀。其测试要求一般取决于其化学特性、规格、用途,以及是原电池还是蓄电池。   蓄电池(充电电池)通常利用放电和充电循环进行测试。蓄电池的 ......
maker 测试/测量
vxworks下fopen和open打开文件问题,连续多次打开关闭文件50次以上时就失败了
main() { while(1) { if(open(f.txt)打开文件成功) { //dosomething; close()//关闭该文件 } else { printf("打开出错"); ......
wanger 实时操作系统RTOS

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1197  1254  185  2886  2377  25  26  4  59  48 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved