电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530RA1414M00DG

产品描述LVPECL Output Clock Oscillator, 1414MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530RA1414M00DG概述

LVPECL Output Clock Oscillator, 1414MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530RA1414M00DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1414 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
ads1115采集四路问题
目前现在的问题是只能采样一路,不能采样四路,如何实现四路采样呢?还有一个问题就是在什么时候判断ads1115已经转换完了,要把数据读出来?在什么时候判断第一路已经转换完了,转换第二路...
powered 模拟与混合信号
蚂蚁矿机S9控制板原理图
475027 475026 ...
littleshrimp FPGA/CPLD
keil c51中 sbit和位寻址 用法
c51中的位寻址区是020H~02FH (BYTE)地址,共16字节 位寻址方式:直接位地址、位变量并在定义时给定地址(汇编或sbit)、特殊功能寄存器(sfr)或位寻址区的字节变量可用变量名+位号 sbit 用于 ......
dark_sky 51单片机
如何在c程序中重新设置串口波特率
我做了一个程序,要求在程序运行中,可以随时修改串口的波特率,请问怎么修改呀? #include #include #include #define uchar unsigned char #define uint unsigned int #define SYSCL ......
rissun 嵌入式系统
如何让XP下超级终端显示这样的状态
之前还没留意过这个问题,今天写个小程序时遇到了 比如我要现实一个处理进度 uart_printf("running...", bar); 但是超级终端里会不断的打印 running... running... running... runnin ......
yejing2008 嵌入式系统
RFID在学校的应用
1、前言 对于校园人力不足,校园腹地广大的条件下,希望由RFID新科技技术,能辅助对提升校园安全维护。凡有现金、票证或需要识别身份的场合(包括学生证、图书借阅证、出入证、教职员工考勤、 ......
fish001 无线连接

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1428  1033  1267  2299  1091  46  47  44  54  3 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved