电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530KB977M000DG

产品描述CMOS/TTL Output Clock Oscillator, 977MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530KB977M000DG概述

CMOS/TTL Output Clock Oscillator, 977MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530KB977M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率977 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压1.89 V
最小供电电压1.71 V
标称供电电压1.8 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
ARM 中VPB AHB 的问题
arm 为 AHB外设 和VPB外设 分配2MB 的地址范围,它位于4GB ARM 储存空间的最顶端 我想知道 arm 是给 AHB外设 VPB 外设 分配了地址范围 但他们实际中存放在什么地方? 可以举一个具 ......
tonylc ARM技术
SBC_2410板子怎样更改调试口
三星的SBC_2410,我想不用COM1做调试串口,而用COM2做调试串口,应该怎么改呢? 只要进入wince后不再有调试信息从COM1输出就行,在BIOS时怎么没有关系 谢谢各位前辈哦,最好答详细点哦 ......
david_yjd 嵌入式系统
七夕来了,你还是一个人吗?跟帖秀恩爱,赢浪漫七夕礼!(已颁奖)
恭喜@Bingqi23按照活动要求参与活动,礼品将于近日寄出,请留意私信快递单号。 252880 想想身边的那个TA或曾经的那个TA 想一想你们的爱情故事 在这个属于你们的节日里 跟帖回复你和另一半 ......
eric_wang 聊聊、笑笑、闹闹
串口驱动的一个基础问题
ARM S3C2410的CPU “FIFO模式时,一旦当FIFO中的资料达到一定的触发水平后,即产生一个中断” 这个中断产生后,由CPU的中断源通知CPU,CPU查找中断向量表,进入相应的中断处理程序 上面的过 ......
flyingaway 嵌入式系统
噪声和运放电路
ADI模拟对话中精典的一篇...
安_然 模拟电子
四2输入与非门CC4011
四2输入与非门的型号是CC4011,其引脚功能表请看下图,其内部有4个与非门。 我在电路中只使用了其中3个,也就是1、2、4路,第三路(8、9、10引脚)没有用。大家都在说CMOS电路的不用引脚不能 ......
wcqs01 模拟电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2537  1063  1776  2760  278  52  22  36  56  6 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved