电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

5962-9559502H9A

产品描述SRAM Module, 128KX32, 100ns, CMOS, CQFP68, CERAMIC, QFP-68
产品类别存储   
文件大小187KB,共33页
制造商White Microelectronics
下载文档 详细参数 全文预览

5962-9559502H9A概述

SRAM Module, 128KX32, 100ns, CMOS, CQFP68, CERAMIC, QFP-68

5962-9559502H9A规格参数

参数名称属性值
厂商名称White Microelectronics
包装说明CERAMIC, QFP-68
Reach Compliance Codeunknown
最长访问时间100 ns
JESD-30 代码S-CQFP-G68
JESD-609代码e0
长度23.875 mm
内存密度4194304 bit
内存集成电路类型SRAM MODULE
内存宽度32
功能数量1
端子数量68
字数131072 words
字数代码128000
工作模式ASYNCHRONOUS
最高工作温度125 °C
最低工作温度-55 °C
组织128KX32
封装主体材料CERAMIC, METAL-SEALED COFIRED
封装代码QFP
封装形状SQUARE
封装形式FLATPACK
并行/串行PARALLEL
认证状态Not Qualified
座面最大高度3.56 mm
最大供电电压 (Vsup)5.5 V
最小供电电压 (Vsup)4.5 V
标称供电电压 (Vsup)5 V
表面贴装YES
技术CMOS
温度等级MILITARY
端子面层TIN LEAD
端子形式GULL WING
端子节距1.27 mm
端子位置QUAD
宽度23.88 mm
Base Number Matches1

文档预览

下载PDF文档
REVISIONS
LTR
F
G
H
DESCRIPTION
Added device type 11. Added vendor CAGE code 0EU86 for device
types 05 through 09. -sld
Add note to paragraph 1.2.2 and table I, conditions. Add case
outline 9.
Correct figure 1, case outline M diagram, adding dimension "c", lead
thickness. Change figure 1, case outline M, A2 maximum dimension
from 0.015" to 0.025" and clarify A2 dimension in note 3.
Figure 1, case outline 9; changed the min limit for dimensions D2/E2
from 0.990 inches to 0.980 inches. Added vendor cage 88379 for the
case outline 9. Updated paragraph 1.2.3 to describe the five class
levels. -sld
Added device types 12 through 18. -sld
DATE (YR-MO-DA)
99-09-07
00-04-06
00-06-14
APPROVED
Raymond Monnin
Raymond Monnin
Raymond Monnin
J
01-05-06
Raymond Monnin
K
01-11-14
Raymond Monnin
REV
SHEET
REV
SHEET
REV STATUS
OF SHEETS
PMIC N/A
K
15
K
16
K
17
K
18
REV
SHEET
PREPARED BY
Steve L. Duncan
CHECKED BY
Michael C. Jones
K
19
K
20
K
21
K
1
K
22
K
2
K
23
K
3
K
24
K
4
K
25
K
5
K
26
K
6
K
7
K
8
K
9
K
10
K
11
K
12
K
13
K
14
STANDARD
MICROCIRCUIT
DRAWING
DEFENSE SUPPLY CENTER COLUMBUS
POST OFFICE BOX 3990
COLUMBUS, OHIO 43216-5000
THIS DRAWING IS
AVAILABLE
FOR USE BY ALL
DEPARTMENTS
AND AGENCIES OF THE
DEPARTMENT OF DEFENSE
AMSC N/A
APPROVED BY
Kendall A. Cottongim
MICROCIRCUIT, HYBRID, MEMORY,
DIGITAL, STATIC RANDOM ACCESS
MEMORY, CMOS, 128K x 32-BIT
DRAWING APPROVAL DATE
95-07-19
REVISION LEVEL
K
SIZE
A
SHEET
CAGE CODE
67268
1 OF
26
5962-95595
DSCC FORM 2233
APR 97
DISTRIBUTION STATEMENT A. Approved for public release; distribution is unlimited.
5962-E622-01
MSP430学习笔记之七:IO口中断
MSP430中断嵌套机制 (1) 430默认的是关闭中断嵌套的,除非你在一个中断程序中再次开总中断EINT。 (2) 当进入中断程序时,只要不在中断中再次开中断,总中断是关闭的,此时来中断不管是比 ......
ddllxxrr 微控制器 MCU
AD10 原理图报错
现在用AD10画原理图,元器件重名的时候不会再器件旁边画红色波浪线警告了,AD6.9是有的,为什么啊?是要设置什么规则吗?自己摸索了下在project option里面设置了没反应,求助...
elvike PCB设计
GD32E231 DIY之四:软件构架
本帖最后由 李百仪 于 2019-5-18 20:38 编辑 414069 软件构架: 1、固件库文件:GD32E23x_Firmware_Library 2、驱动层配置:DriverConfig 芯片外设配置。 3、驱动层接口:DriverInterf ......
李百仪 GD32 MCU
监控系统防雷器的设计思路
一.概述:---某监控系统(简称监控系统)是技术防范和科学管理的辅助设备,在其问世之初,应用范围有限,点少、线短、面窄,防雷问题并不突出,到目前,监控系统已得到了广泛的应用,如高速公 ......
aq2 工业自动化与控制
基于单片机和FPGA的DDS信号源
本帖最后由 paulhyde 于 2014-9-15 03:10 编辑 基于单片机和FPGA的DDS信号源 ...
pspcxl 电子竞赛
晒WEBENCH设计的过程+FPGA电源设计过程
本帖最后由 gaon 于 2014-7-23 16:34 编辑 使用FPGA电源设计工具记录, 选择FPGA电源设计工具标签,出现以下界面,点击PROCESSER按钮, 160409 显示FPGA器件设计对话框,并列出了工具支持的P ......
gaon 模拟与混合信号

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 833  2793  2577  2492  2731  5  39  22  42  13 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved