电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

IDT7005L20PFI8

产品描述Dual-Port SRAM, 8KX8, 20ns, CMOS, PQFP64, TQFP-64
产品类别存储   
文件大小229KB,共20页
制造商IDT (Integrated Device Technology)
下载文档 详细参数 全文预览

IDT7005L20PFI8概述

Dual-Port SRAM, 8KX8, 20ns, CMOS, PQFP64, TQFP-64

IDT7005L20PFI8规格参数

参数名称属性值
是否无铅含铅
是否Rohs认证不符合
厂商名称IDT (Integrated Device Technology)
零件包装代码QFP
包装说明TQFP-64
针数64
Reach Compliance Codenot_compliant
ECCN代码EAR99
最长访问时间20 ns
其他特性INTERRUPT FLAG; AUTOMATIC POWER-DOWN; SEMAPHORE; BATTERY BACKUP
I/O 类型COMMON
JESD-30 代码S-PQFP-G64
JESD-609代码e0
长度14 mm
内存密度65536 bit
内存集成电路类型DUAL-PORT SRAM
内存宽度8
湿度敏感等级3
功能数量1
端口数量2
端子数量64
字数8192 words
字数代码8000
工作模式ASYNCHRONOUS
最高工作温度85 °C
最低工作温度-40 °C
组织8KX8
输出特性3-STATE
封装主体材料PLASTIC/EPOXY
封装代码LQFP
封装等效代码QFP64,.66SQ,32
封装形状SQUARE
封装形式FLATPACK, LOW PROFILE
并行/串行PARALLEL
峰值回流温度(摄氏度)240
电源5 V
认证状态Not Qualified
座面最大高度1.6 mm
最大待机电流0.004 A
最小待机电流2 V
最大压摆率0.24 mA
最大供电电压 (Vsup)5.5 V
最小供电电压 (Vsup)4.5 V
标称供电电压 (Vsup)5 V
表面贴装YES
技术CMOS
温度等级INDUSTRIAL
端子面层Tin/Lead (Sn85Pb15)
端子形式GULL WING
端子节距0.8 mm
端子位置QUAD
处于峰值回流温度下的最长时间20
宽度14 mm
Base Number Matches1

文档预览

下载PDF文档
HIGH-SPEED
8K x 8 DUAL-PORT
STATIC RAM
Features
x
x
IDT7005S/L
x
x
True Dual-Ported memory cells which allow simultaneous
reads of the same memory location
High-speed access
– Military: 20/25/35/55/70ns (max.)
– Industrial: 35/55ns (max.)
– Commercial:15/17/20/25/35/55ns (max.)
Low-power operation
– IDT7005S
Active: 750mW (typ.)
Standby: 5mW (typ.)
– IDT7005L
Active: 700mW (typ.)
Standby: 1mW (typ.)
IDT7005 easily expands data bus width to 16 bits or more
using the Master/Slave select when cascading more than
x
x
x
x
x
x
x
x
x
x
one device
M/S = H for BUSY output flag on Master,
M/S = L for BUSY input on Slave
Interrupt Flag
On-chip port arbitration logic
Full on-chip hardware support of semaphore signaling
between ports
Fully asynchronous operation from either port
Devices are capable of withstanding greater than 2001V
electrostatic discharge
Battery backup operation—2V data retention
TTL-compatible, single 5V (±10%) power supply
Available in 68-pin PGA, quad flatpack, PLCC, and a 64-pin
thin quad flatpack
Industrial temperature range (-40°C to +85°C) is available
for selected speeds
Functional Block Diagram
OE
L
CE
L
R/W
L
OE
R
CE
R
R/W
R
I/O
0L
- I/O
7L
I/O
Control
BUSY
L
A
12L
A
0L
(1,2)
I/O
0R
-I/O
7R
I/O
Control
BUSY
R
Address
Decoder
13
(1,2)
MEMORY
ARRAY
13
Address
Decoder
A
12R
A
0R
CE
L
OE
L
R/W
L
ARBITRATION
INTERRUPT
SEMAPHORE
LOGIC
CE
R
OE
R
R/W
R
SEM
L
(2)
INT
L
NOTES:
1. (MASTER):
BUSY
is output; (SLAVE):
BUSY
is input.
2.
BUSY
outputs and
INT
outputs are non-tri-stated push-pull.
M/S
SEM
R
INT
R
(2)
2738 drw 01
JUNE 1999
1
©1998 Integrated Device Technology, Inc.
DSC 2738/11
哪位xdjm有 <> 的附带光盘?
本人目前正在学习有关驱动设计方面的知识,觉得 还不错,尤其是配套光盘里面的例子和工具。希望哪位拥有的xdjm能发一份给我,不甚感激! 我的email是:xuefang2402@yahoo.com.cn...
xouxie 嵌入式系统
一个高人的设计
前几天,在浏览无线电世界网站时,看到了这个电路图。他不是按常规设计的,所以看起来很怪异。理解起来也很费劲。想了几天领悟到了一点,这位大师是一位真正吃透了模拟电路的高手。在七十年代的 ......
quanzx 模拟电子
一个小游戏(VHDL编写的完整工程)
一个小游戏(VHDL编写的完整工程)。有意思!...
liwenqi FPGA/CPLD
我建立的FPGA群,大家有兴趣的话加入!!
由于兴趣使然,我建立了个FPGA的群,大家有兴趣的话可以加下!现在群快满了!正在清人,请在下周一再加入!!谢谢!!...
汉江之源 FPGA/CPLD
EVC或vc2005如何创建一个带有自定义类和该类方法的lib,以及如何开发使用和部署到pda上?
EVC或vc2005如何创建一个带有自定义类和该类方法的lib,以及如何开发使用和部署到pda上?...
linlintree 嵌入式系统
谁有STM32F103Zxx 144脚的封装库?
建封装麻烦,但最担心的是怕搞错, 希望能借用一下。 ...
dontium stm32/stm8

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1718  1946  1943  856  319  5  35  57  7  54 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved