电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

IDT7140LA100CI

产品描述Dual-Port SRAM, 1KX8, 100ns, CMOS, CDIP48, SIDE BRAZED, DIP-48
产品类别存储   
文件大小149KB,共18页
制造商IDT (Integrated Device Technology)
下载文档 详细参数 全文预览

IDT7140LA100CI概述

Dual-Port SRAM, 1KX8, 100ns, CMOS, CDIP48, SIDE BRAZED, DIP-48

IDT7140LA100CI规格参数

参数名称属性值
是否无铅含铅
是否Rohs认证不符合
厂商名称IDT (Integrated Device Technology)
零件包装代码DIP
包装说明SIDE BRAZED, DIP-48
针数48
Reach Compliance Codenot_compliant
ECCN代码EAR99
最长访问时间100 ns
I/O 类型COMMON
JESD-30 代码R-CDIP-T48
JESD-609代码e0
长度60.96 mm
内存密度8192 bit
内存集成电路类型DUAL-PORT SRAM
内存宽度8
功能数量1
端口数量2
端子数量48
字数1024 words
字数代码1000
工作模式ASYNCHRONOUS
最高工作温度85 °C
最低工作温度-40 °C
组织1KX8
输出特性3-STATE
封装主体材料CERAMIC, METAL-SEALED COFIRED
封装代码DIP
封装等效代码DIP48,.6
封装形状RECTANGULAR
封装形式IN-LINE
并行/串行PARALLEL
峰值回流温度(摄氏度)225
电源5 V
认证状态Not Qualified
座面最大高度4.826 mm
最大待机电流0.004 A
最小待机电流2 V
最大压摆率0.14 mA
最大供电电压 (Vsup)5.5 V
最小供电电压 (Vsup)4.5 V
标称供电电压 (Vsup)5 V
表面贴装NO
技术CMOS
温度等级INDUSTRIAL
端子面层Tin/Lead (Sn/Pb)
端子形式THROUGH-HOLE
端子节距2.54 mm
端子位置DUAL
处于峰值回流温度下的最长时间20
宽度15.24 mm
Base Number Matches1

文档预览

下载PDF文档
HIGH SPEED
1K X 8 DUAL-PORT
STATIC SRAM
Features
x
IDT7130SA/LA
IDT7140SA/LA
x
x
High-speed access
– Military: 25/35/55/100ns (max.)
– Industrial: 55/100ns (max.)
– Commercial: 20/25/35/55/100ns (max.)
Low-power operation
– IDT7130/IDT7140SA
Active: 550mW (typ.)
Standby: 5mW (typ.)
– IDT7130/IDT7140LA
Active: 550mW (typ.)
Standby: 1mW (typ.)
MASTER IDT7130 easily expands data bus width to 16-or-
more-bits using SLAVE IDT7140
x
x
x
x
x
x
x
x
x
On-chip port arbitration logic (IDT7130 Only)
BUSY
output flag on IDT7130;
BUSY
input on IDT7140
INT
flag for port-to-port communication
Fully asynchronous operation from either port
Battery backup operation–2V data retention (LA only)
TTL-compatible, single 5V ±10% power supply
Military product compliant to MIL-PRF-38535 QML
Industrial temperature range (–40°C to +85°C) is available
for selected speeds
Available in 48-pin DIP and LCC, 52-pin PLCC, and 64-pin
STQFP and TQFP
Functional Block Diagram
OE
L
CE
L
R/W
L
OE
R
CE
R
R/W
R
I/O
0L
- I/O
7L
I/O
Control
BUSY
L
(1,2)
I/O
Control
I/O
0R
-I/O
7R
,
BUSY
R
Address
Decoder
10
(1,2)
A
9L
A
0L
MEMORY
ARRAY
10
Address
Decoder
A
9R
A
0R
CE
L
OE
L
R/W
L
ARBITRATION
and
INTERRUPT
LOGIC
CE
R
OE
R
R/W
R
INT
L
(2)
INT
R
2689 drw 01
(2)
NOTES:
1. IDT7130 (MASTER):
BUSY
is open drain output and requires pullup resistor.
IDT7140 (SLAVE):
BUSY
is input.
2. Open drain output: requires pullup resistor.
JUNE 2000
1
DSC-2689/10
©2000 Integrated Device Technology, Inc.
跪求2007年无线识别装置
:( 跪求2007年B题无线识别装置,有没有由西安电子科技大学,作者是闵彪 谢胜祥 周涛,赛前辅导老师:谢楷 的相关资料,跪求了!!!!!!!!!!,感激不尽啊...
lingxiayidu1 无线连接
一个电子万年历的东东
本帖最后由 paulhyde 于 2014-9-15 09:18 编辑 CONFIG12 EQU 7FH TEMPH EQU 21H TEMPL EQU 20H REG2 EQU 22H REG3 EQU 23H REG4 EQU 24H DAT EQU P0.7 SCLK EQU P3.2 ......
dtcxn 电子竞赛
LCD帧频和Vsync的关系
1. 我想问一下,为什么我用的开发板,bsp里设定 FRAME_RATE = 60, 但我用示波器实测VSync信号频率是120Hz左右。 这个 FRAME_RATE 是帧频吗??还是什么信号?按理说,VSync信号频率就是帧 ......
zhanghui9191 嵌入式系统
关于 跑 void ILLEGAL_ISR(void) 的错误
请教 一下大家 : 我的芯片 是2812 我多定义了 两个 360长度的数组...程序就乱跑 经常跑到void ILLEGAL_ISR(void) 这个函数去... 我也上网查了下资料 我猜测是 CMD 里的那个 DRAM 的长度短了.. ......
foreverlove3721 微控制器 MCU
ESPIER Cyclone IV学习板使用之时钟建模
虽然要感谢ESPIER和EEWORLD提供使用的机会,但是还是要小抱怨一下,:Mad:这次再设计秒表的时候无意中发现的几个问题,设计者在提供的原理图中并没有严格说明,有些参数不明确容易出问题 ......
philips_lu FPGA/CPLD
关于数据卡MUX(一个物理串口虚拟多个串口)问题
各位大侠,小弟近来做数据卡,毫无头绪和进展,请知道的人帮帮忙!! 照我的理解,驱动出来一个物理串口后,虚拟成3个串口用于AT,MMS等的通信,mux可以虚拟出4个channel,请问这些chann ......
t2yaote 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 187  1239  1613  369  1798  16  44  7  45  34 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved