电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530KB60M0000DGR

产品描述CMOS/TTL Output Clock Oscillator, 60MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530KB60M0000DGR概述

CMOS/TTL Output Clock Oscillator, 60MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530KB60M0000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率60 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压1.89 V
最小供电电压1.71 V
标称供电电压1.8 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
红外线温度计开发-有兴趣的朋友M我
-50℃~110℃ (±.5℉) 红外线距离2米 笔状.纽扣电池 2位数字显示...
品位人生 单片机
地线设计技巧
  对于模拟电路,地线的设计是很关键的一环。许多电路如数字表头、AD/DA接口板等都有区分数字地与模拟地,同样都是接地,但两者是有区别的。可以说地线的设计的好坏直接影响着整个电路板的性 ......
fighting 模拟电子
05.03【每日一问】:输入方波,输出是什么?
见图,输入方波,输出是什么? 63623...
xu__changhua 综合技术交流
【TI首届低功耗设计大赛】
我申请的创意是给皮包、箱包安一个装置,拉梁拉开时可以防盗报警,有人偷走了还可以定位,利用5969的超低功耗,用MOS关对系统进行电源管理,拉链拉开时中断唤醒5969.目前以实现功能!呵呵!不多 ......
peter1986328 微控制器 MCU
BeagleBone Black——AM335X——启动流程
AM335x的启动——————RAM Code (这里只简述ram code 的流程及系统更新,如有什么错误,望批评指正) RAM Code: RAM Code是固化在芯片中的一段代码,当芯片正常上 电时,芯片会首先执行 ......
yuanlai2010 DSP 与 ARM 处理器
数字功率管理的优势成为设计人员争论热点
最近,在工程设计人员的词典中,数字功率和数字控制已上升成为最重要的术语。这是一件很奇怪的事,因为电源工程师接受的一般都是模拟技术方面的训练,而客户也是模拟支持者。因此功率控制方案提 ......
咖啡不加糖 电源技术

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1418  830  809  1103  2126  1  54  3  11  5 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved